طراحی و و پیاده سازی چیپ usb 3.0 در پروسه cmos
پایان نامه
- وزارت علوم، تحقیقات و فناوری - دانشگاه ارومیه - دانشکده فنی
- نویسنده راضیه اسکندری چوبتراش
- استاد راهنما عبدالله خویی خیر الله حدیدی
- تعداد صفحات: ۱۵ صفحه ی اول
- سال انتشار 1391
چکیده
با پیشرفت و همگانی شدن کامپیوترها، نیاز برای انتقال داده به کامپیوترها افزایش پیدا کرد. پورت ها وسیله ای برای ارتباط با device های جانبی متنوع از جمله کیبورد، میکروفون و ... هستند. با گذشت زمان پورتها به منظور پشتیبانی از گستره وسیعی از device ها، پیشرفته تر و کابردی تر شدند. با روی کار آمدن پورت usb دراواسط دهه 1990، این پورت توانست جایگزین سایر پورت های موجود شود چراکه این پورت ها به تنوع نامحدودی از device ها اجازه ارتباط از طریق پورتهای یکسان را می داد و در عین حال کامپیوترها می توانستند به راحتی با نصب درایورهای مورد نیاز برای device های متصل شده به کامپیوتر، بدون اهمیت به این نکته که وسیله جانبی متصل شده از چه نوعی است، به برقراری ارتباط بپردازند و این تفاوت پورت های usb با سایر پورتهای موجود بود چرا که در گذشته device های مختلف نیازمند پورتهای مختلف برای ارتباط و شناسایی توسط کامپیوترها بودند. در این پایان نامه به بررسی ساختارها در لایه فیزیکی usb 3.0 در هر دو سمت فرستنده و گیرنده در پروسه 0.18?m در تکنولوژی cmos با سرعت 2.5 gb/s (به دلیل محدودیتهای پروسه) پرداخته ایم. در ابتدا هشت بیت داده ورودی وارد بلوک کد گذاری رندومی به نام scrambler خواهد شد. این کار با حذف الگوهای تکراری در طول یک رشته از داده باعث توزیع انرژی در رنج گسترده ای از طیف و کاهش نویز الکترو مغناطیسی (emi) خواهد شد. سپس این کد وارد بلوکد کد گذاری 8b/10b می شود. سربار کوچک اضافه شده در این سیستم کدگذاری به ایجاد کدی با سطح متوسط dc صفر منجر می شود که این کار به عملکرد بهتر مدارات آنالوگ در مسیر سیگنال کمک می کند و به علاوه بازیابی کلاک از روی داده امکان پذیر می شود. نهایتا داده کد شده به یک رشته داده سریال تبدیل و ارسال خواهد شد. در بخش گیرنده برای بازیابی داده اصلی، برعکس عملیات انجام گرفته در سمت فرستنده انجام خواهد شد. در این بخش از یک elastic buffer برای تبدیل از حوزه فرکانسی فرستنده به حوزه فرکانسی گیرنده استفاده شده است.
منابع مشابه
طراحی و پیاده سازی یک چیپ cnnفازی در تکنولوژی استاندارد cmos
شبکه های عصبی سلولی (cnn ) قبلا برای بسیاری از کاربردهای پردازش تصویر و تشخیص الگو استفاده می شده است. شبکه عصبی سلولی یک عنصر بسیار موثر در کاربردهای پردازش تصویر می باشد . با این وجود در هر مرحله ای از پردازش تصویر وتشخیص الگو با استفاده ازشبکه عصبی سلولی خیلی پارامترهای نامشخص و گنگ وجود دارد. تئوری سیستم های فازی با استفاده از قوانین ریاضی این نامشخصی ها و گنگی ها را مرتفع می کند. تئوری سیس...
15 صفحه اولDegenerate Four Wave Mixing in Photonic Crystal Fibers
In this study, Four Wave Mixing (FWM) characteristics in photonic crystal fibers are investigated. The effect of channel spacing, phase mismatching, and fiber length on FWM efficiency have been studied. The variation of idler frequency which obtained by this technique with pumping and signal wavelengths has been discussed. The effect of fiber dispersion has been taken into account; we obtain th...
متن کاملطراحی و پیاده سازی یک alu دیجیتال 32 بیتی با سرعت 1ghz در پروسه 0.18µm cmos
با پیشرفت سریع تکنولوژی و تمرکز بر کارهای پیچده علمی ، که نیاز به شبیه سازیهای سنگین و زمان گیر دارد اهمیت پردازنده های سریع در سیستم های کامپیوتری بیش از پیش نمایان می شود. در این میان ضرب کننده های دیجیتال و واحد محاسبات منطقی که به عنوان بخشی از میکروپروسسورها و dsp ها که دارای بحرانی ترین تاخیر است اهمیت ویژه ای دارد چون کارایی کل چیپ مستقیماً با کارایی ضرب کننده داخلیش در ارتباط است. یکی از...
15 صفحه اولطراحی و پیاده سازی یک فرستنده گیرنده با سرعت 16gb/s بر روی 4 کانال در پروسه 0.35um cmos
با پیشرفت روز افزون ادوات نیمه هادی در سالهای اخیر ، نیاز به انتقال سریع داده در اتصال بین دو کامپیوتر یا اتصال کامپیوتر با وسایل جانبی به طور چشمگیری در حال افزایش است . در این نوع کاربردها که به تبادل اطلاعات با سرعت های در حد گیگا بیت در ثانیه نیاز است ، طراحی خطوط انتقال داده با سرعت بالا و هزینه وسطح اشغالی کم ، بسیار مورد توجه می باشد. در این پایان نامه یک فرستنده – گیرنده با سرعت 16gb/s...
15 صفحه اولطراحی و پیاده سازی یک دوربین دیجیتال یک میلیون پیکسل با قابلیت autofocus، در پروسه 35/0 µm cmos
چکیده ندارد.
15 صفحه اولطراحی تقویتکننده توان دوبانده همزمان با سوئیچ فعال در 9/0/2/4 گیگاهرتز در پروسه 0.18μmRF CMOS
چکیده: در این مقاله، تقویتکننده توان دوبانده با توان خروجی بالا در پروسه استاندارد 0.18μm CMOS برای کدخوان RFID ارائه شده است. تقویتکننده توان در دو باند فرکانسی GHz9/0 و GHz4/2 بهطور همزمان کار میکند. برای رسیدن به قابلیت خطسانی و توان خروجی بالا از ترکیب کردن چندین تقویتکننده کلاس AB استفاده شده است. تقویتکننده توان پیشنهادی شامل چهار بخش پیش تقویتکننده، تقویتکننده تـوان اصلی...
متن کاملمنابع من
با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید
ذخیره در منابع من قبلا به منابع من ذحیره شده{@ msg_add @}
نوع سند: پایان نامه
وزارت علوم، تحقیقات و فناوری - دانشگاه ارومیه - دانشکده فنی
کلمات کلیدی
میزبانی شده توسط پلتفرم ابری doprax.com
copyright © 2015-2023