طراحی و ساخت یک سلول d-flip flop به کمک تکنولوژی i2l

پایان نامه
چکیده

هدف از این پروژه طراحی، ساخت و اندازه گیری پارامترهای i2l و طراحی و ساخت سلولهای مختلف بوده است . بدین منظور ابتدا محاسبات لازم جهت تعیین مشخصات ویفر تحت پروسه (نوع و میزان ناخالصی لایه های همبافت و زیرپایه و ضخامت لایه هم بافت ) صورت گرفته، سپس نمونه های مختلفی از مدارهای دیجیتالی (به عنوان معکوس کننده ها، نوسان کننده ها، حلقوی و فلیپ فلاپهای d و rs) در نظر گرفته شده و مدارهای آن ها بر اساس تکنولوژی i2l طراحی و شبیه سازی گردید سپس جانمایی هر کدام از این گیتها به تنهایی رسم و در یک فایل کتابخانه ای قرار داده شد. در ادامه ماسکهای لازم برای قرار دادن این سلولها در پروسه ساخت ، طراحی و ساخته شد. در نهایت با آماده نمودن سیستمهای موجود در پروسه ساخت ، جه کار با ویفرهای سه اینچ سلولهای فوق ساخته و سپس تست گردید. پس از برطرف کردن اشکالات موجود در انجام پروسه مرحله ساخت نهایی انجام گردید و سلولهای بهینه i2l آماده گردید. پس از طراحی سلولهای i2l اقدام به طراحی یک مدار تایمر دیجیتالی گردید. پس از طراحی مدار فوق به کمک سلولهای موجود در فایل کتابخانه ای مدار شبیه سازی گردید و پس از حصول از صحت عملکرد مدار اقدام به رسم جانمایی گردید. امید است که در آینده با راه اندازی اتاق تمیز در مرکز تحقیقات و تولید نیمه هادی این مدار مجتمع به مرحله ساخت برسد.

۱۵ صفحه ی اول

برای دانلود 15 صفحه اول باید عضویت طلایی داشته باشید

اگر عضو سایت هستید لطفا وارد حساب کاربری خود شوید

منابع مشابه

Low Power Efficient D Flip Flop Circuit

This paper enumerates low power, high speed design of D flip-flop. It presents various techniques to minimize subthershold leakage power as well as the power consumption of the

متن کامل

Characteristics of a Differential D Flip-flop

A D flip-flop circuit that works well with long rise and fall times of the clock is characterized. This property is important when we would like to, e.g., relax the constraints on the clock distribution network or reduce the amount of noise generated in a mixed-signal circuit. Since the use of the D flip-flop allows small clock driver circuits, the amount of simultaneous switching noise can be ...

متن کامل

D Flip Flop with Different Technologies

This article explains a new implementation of efficient D-Flip-Flop (DFF) using Gate-Diffusion-Input (GDI) technique, PowerPC, DSTC, and HLFF. This DFF design allows reducing power-delay product and area of the circuit, while maintaining low complexity of logic design. Performance comparison with other DFF design techniques is presented, with respect to gate area, number of devices, delay and p...

متن کامل

Power & Delay Analysis of D Flip Flop using MTCMOS Technique

This paper enumerates low power, high speed design of TSPC (True Single Phase Clocking) D flip-flop having less number of transistors. This technique allows circuit to achieve lowest power consumption with minimum transistor count. Design of low power device is now an essential field of research due to increase in demand of portable devices. In the circuit as the scaling increase the leakage po...

متن کامل

Flip-Flop Nets

The so-called synthesis problem for nets which consists in deciding whether a given automaton is isomorphic to the case graph of a net and then constructing the net has been solved for various type of nets ranging from elementary nets to Petri nets. Though P/T nets admits polynomial time synthesis algorithms, the synthesis problem for elementary nets is known to be NP-complete. Applying the pri...

متن کامل

An All-Photonic Molecule-Based D Flip-Flop

The photochromic fluorescence switching of a fulgimide derivative was used to implement the first molecule-based D (delay) flip-flop device, which works based on the principles of sequential logic. The device operates exclusively with photonic signals and can be conveniently switched in repeated cycles.

متن کامل

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023