طراحی رجیستر فایل توان- پایین در فناوری 90 نانومتر CMOS
author
Abstract:
عمده توان مصرفی در رجیستر فایلهای سریع مربوط به مسیرهای خواندن است که با استفاده از مدارهای دینامیکی پیاده سازی میشوند. از اینرو، یک تکنیک مداری جدید در این مقاله پیشنهاد میشود که بدون کاهش چشمگیر سرعت و مصونیت در برابر نویز، توان مصرفی رجیستر فایلها را کاهش میدهد. در مدار دینامیکی پیشنهادی، شبکه پایینکش به چند شبکه کوچکتر تقسیم میشود تا عملکرد مدار افزایش یابد. همچنین شبکه های پایینکش با استفاده از ترانزیستورهای NMOS پیش بار میشوند تا دامنه نوسان ولتاژ و در نتیجه توان مصرفی کم شود. با استفاده از مدار پیشنهادی، یک رجیستر فایل با 64 کلمه 32 بیتی، دو پورت برای خواندن و یک پورت برای نوشتن پیاده سازی میشود. رجیستر فایلهای مورد مطالعه با استفاده از نرم افزار HSPICE در تکنولوژی 90 نانومتر CMOS و با بکارگیری ترانزیستورهایی با ولتاژ آستانه کم شبیه سازی شدند. نتایج شبیه سازی برای رجیستر فایلها نشان میدهند که تحت مصونیت در برابر نویز یکسان، توان مصرفی و تاخیر در رجیستر فایل پیشنهادی به ترتیب 37% و 36% نسبت به رجیستر فایل متداول کاهش یافته است.
similar resources
طراحی واحد تأخیر CMOS برای افزایش محدوده دینامیکی و خطینگی بالا برای کاربردهای ولتاژ پایین و توان پایین
در طراحی مدارهای مجتمع آنالوگ همواره طراحی و پیاده سازی یک واحد تأخیر مناسب برای کاربردهای دیجیتال و آنالوگ به عنوان یک چالش مطرح بوده است. این مدار کوچک نقش قابل توجهی در کارآیی سیستمهای مختلف و بخصوص سیستمهای دیجیتال ایفا مینماید. از آنجا که در تکنولوژیهای زیر میکرون که توان مصرفی و کاهش ولتاژ به عنوان یک ضرورت احساس میشود، دست یابی به یک واحد تأخیر با خطینگی مناسب به عنوان مشکل بزرگی در ...
full textطراحی واحد تأخیر cmos برای افزایش محدوده دینامیکی و خطینگی بالا برای کاربردهای ولتاژ پایین و توان پایین
در طراحی مدارهای مجتمع آنالوگ همواره طراحی و پیاده سازی یک واحد تأخیر مناسب برای کاربردهای دیجیتال و آنالوگ به عنوان یک چالش مطرح بوده است. این مدار کوچک نقش قابل توجهی در کارآیی سیستم های مختلف و بخصوص سیستمهای دیجیتال ایفا می نماید. از آنجا که در تکنولوژی های زیر میکرون که توان مصرفی و کاهش ولتاژ به عنوان یک ضرورت احساس می شود، دست یابی به یک واحد تأخیر با خطینگی مناسب به عنوان مشکل بزرگی در ...
full textطراحی و شبیهسازی تقویتکننده کم نویز باند باریک با توان مصرفی پایین در فناوری 180 نانومترCMOS
خلاصه: در این مقاله، طراحی تقویتکننده کم نویز (LNA) با القاگر در سورس در فرکانس 2.4GHz ارائه شده است. فناوری استفاده شده در طراحی این مقاله TSMC 0.18um CMOS است. ساختار کسکود باعث کاهش توان مصرفی در مدار میشود[1]؛ از طرفی مزیت استفاده از ساختار کسکود، افزایش امپدانس خروجی در مدار است که این افزایش امپدانس، افزایش بهره مدار را به دنبال دارد. مدار ارائهشده یک تقویتکننده کم نویز کسکود شده با ا...
full textSynthesis in 90-nm CMOS
We propose and demonstrate a 20-ps time-to-digital converter (TDC) realized in 90-nm digital CMOS. It is used as a phase/frequency detector and charge pump replacement in an all-digital phase-locked loop for a fully-compliant Global System for Mobile Communications (GSM) transceiver. The TDC core is based on a pseudodifferential digital architecture that makes it insensitive to nMOS and pMOS tr...
full textطراحی یک تنظیم کننده ولتاژ با افت پایین با کنترل کننده دیجیتال در فناوری cmos
در این پایان نامه دو تنظیم کننده ولتاژ ldo معرفی شده است، طوری که به دو روش آنالوگ و دیجیتال به کنترل اندازه ترانزیستور عبوری پرداخته شده است. در هر مورد مدار ldo پیشنهادی با استفاده از نرم افزار hspice در تکنولوژی mµcmos 0/35 برای ایجاد ولتاژ خروجی 2/8v به ازای ولتاژ ورودی 3v شبیه سازی شده است. مدارهای ldo پیشنهادی قابلیت جریان دهی به محدوده وسیعی از بار (0 تاma 100) را دارا هستند و به ازای جر...
15 صفحه اولطراحی یک ناقل جریان cmos ولتاژ و توان پایین به منظور کنترل مد جریانی مدولاسیون pwm
pwm مدولاسیونی است که در آن سیگنال خروجی مدوله شده پالسی با فرکانس ثابت و duty cycle آن متناسب با سیگنال ورودی است. این نوع مدولاسیون کاربردهای زیادی در مدارهای کنترل الکترونیکی، الکترونیک قدرت، اندازه گیری و نسل سوم و چهارم تلفن های همراه دارد. متداول ترین روش پیاده سازی pwm مقایسه سیگنال ورودی با سیگنال دندانه اره ای است که می تواند بصورت آنالوگ یا دیجیتال تولید شود. بنابراین سیگنال pwm به دو...
15 صفحه اولMy Resources
Journal title
volume 16 issue 54
pages 5- 5
publication date 2018-09-23
By following a journal you will be notified via email when a new issue of this journal is published.
Hosted on Doprax cloud platform doprax.com
copyright © 2015-2023