نام پژوهشگر: هادی شهریار شاه حسینی

استخراج و اعتبارسنجی شاخص های ارزیابی توسعه فناوری اطلاعات مطالعه موردی: سند راهبردی نظام جامع فناوری اطلاعات کشور
پایان نامه وزارت علوم، تحقیقات و فناوری - دانشگاه پیام نور - دانشگاه پیام نور استان تهران - پژوهشکده فنی و مهندسی 1389
  مازیار مباشری   هادی شهریار شاه حسینی

تغییر و تحول در پدیده های جامعه بشری اجتناب ناپذیر است و جهان بدون تغییر را نمی توان تصور نمود. در چنین محیط پویایی اخذ تصمیم و برنامه ریزی برای آینده مشکل است. تصمیم گیری چه در سطح یک شرکت خصوصی باشد و چه در سطح ملی، بایستی براساس شناخت وضع موجود و مقایسه آن با وضعیت قبلی یا مطلوب باشد. شناخت تغییرات و تحولات، نیاز به ابزار علمی جهت نمایش نرخ تغییرات دارد. این ابزارهای علمی که همان شاخص ها می-باشد، ابزاری است تا به کمک آن بتوان گذشته را سنجیده و آینده را برنامه ریزی نمود. آنچه از تدوین شاخص، اهمیت بیشتری دارد، نحوه تخصیص این شاخص ها به مولفه های راهبردی آن حوزه است. بنابراین در این پروژه بدنبال نوآوری و اهدافی مانند چگونگی تعریف شاخص و نگاشت بر مولفه های راهبردی یک سند راهبردی، تعریف رویکردهای متفاوت در نگاشت (نگاشت های شاخص به راهکار، شاخص به راهبرد و شاخص به حوزه راهبردی)، تعریف و تولید شاخص های جدید، روش دسته بندی شاخص ها برحسب حوزه های راهبردی در یک سند بالادستی و تبیین شاخص های سند راهبردی نظام جامع فناوری اطلاعات کشور (مطالعه موردی این پروژه)، پرداخته شده است. همچنین علاوه بر اهداف فوق، مواردی نظیر ایجاد تطابق بین شاخص های الگوها و مدل های رتبه بندی مراجع و سازمان های بین المللی معتبر با شاخص های بومی کشور در حوزه فناوری اطلاعات، ایجاد ابزاری برای تحلیل طرح ها و برنامه های توسعه ای در این حوزه، امکان ارزیابی راهکارها و راهبردهای مندرج در سند راهبردی نظام جامع فناوری اطلاعات توسط شاخص ها و آشنایی با نحوه ارزیابی و رتبه بندی مجامع معتبر بین المللی در حوزه فناوری اطلاعات نیز بدست آمد. برای دستیابی به اهداف فوق الذکر، ابتدا به منظور استفاده حداکثری از فعالیت های انجام شده قبلی، جمع آوری این اسناد در قالب مطالعات قبلی انجام شده، شناخت وضع موجود و شاخص های حاصل از مطالعات تطبیقی، انجام گردید. پس از آن و براساس تبیین مبانی نظری و تجربی شاخص ها و روش تحقیق مربوطه، تعداد 331 شاخص برای مولفه های راهبردی این حوزه تدوین گردید. از آنجا که هر نگاشتی مستلزم دو بعد شاخص و مولفه راهبردی است و جهت نگاشت شاخص ها بایستی راهبردهایی را در طرف دیگر قرار داد، سپس نگاشت و تناظری بین شاخص های تدوین شده و مطالعه موردی مولفه های راهبردی این پروژه (سند راهبردی نظام جامع فناوری اطلاعات کشور در قالب 7 حوزه راهبردی، 29 راهبرد و 133 راهکار) تبیین و پیشنهاد گردید. پس از ارائه پیشنهاد شاخص ها بازاء هر راهکار، موارد در قالب پرسشنامه میان افراد خبره جامعه نمونه گیری آماری حهت نظرخواهی توزیع و نتایج توسط نرم افزار تحلیل آماری، با استفاده از روش تحقیق تحلیل عاملی بررسی گردید. براین اساس، سه رویکرد برای نگاشت در سطوح شاخص به راهکار، راهبرد و حوزه راهبردی اتخاذ گردید و شاخص های تدوین شده نیز دسته بندی شد. کلیه فعالیت های لازم برای نگاشت شاخص به مولفه های راهبردی یک سند، در قالب مدل مفهومی پیشنهادی تدوین گردیده است.

طراحی و شبیه سازی هسته پردازشگر رمزنگاری بر مبنای منحنی بیضوی
پایان نامه وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران - دانشکده مهندسی برق 1383
  محسن بهرامعلی   هادی شهریار شاه حسینی

مهمترین عملیات در سیستم رمزنگاری بر مبنای منحنی بیضوی عمل ضرب اسکالر می باشد. به علت پیچیدگی عملیات ضرب اسکالر از لحاظ محاسباتی، در بسیاری از کاربردها، یک سخت افزار جدا برای انجام آن در نظر گرفته می شود. عمل ضرب اسکالر به صورت مجموعه ای از اعمال جمع، ضرب، مجذور و تقسیم در یک میدان محدود تعریف می گردد. در این پایان نامه ابتدا یک ضرب کننده موازی در میدان gf(2) که چند جمله ای غیر قابل تقسیم در آن یک پنج جمله ای در حالت کلی باشد. معرفی می گردد. همچنین چند نوع پنج جمله ای خاص نیز معرفی شده و ثابت می گردد. که استفاده از آن ها می تواند باعث کاهش تعداد گیت های لازم برای پیاده سازی ضرب کننده گردد. نتایج بدست آمده نشان دهنده بهبود عملکرد پرب کننده نسبت به کارهای مشابه قبلی می باشد. سپس یک پردازنده ecc معرفی شده و پیاده سازی آن مورد بررسی قرار می گیرد. این پردازنده دارای بخش های جمع کننده، مجذور کننده و ضرب کننده در gf(2) می باشد که برای پیاده سازی ضرب کننده از ساختار نیمه سریال استفاده شده است. در این پردازنده از الگوریتم مونتگومری با مختصات تصویری "لوپز و دهاب" برای ضرب اسکالر استفاده شده است. این پردازنده قابل گسترش بوده و می توان برای میدان های مختلف مورد استفاده قرار گیرد. این پردازنده توسط نرم افزار xilinx ise5 و با استفاده از زبان vhdl طراحی و برای میدان gf(2) که یکی از میدان های پیشنهادی nist برای رمزنگاری منحنی بیضوی می باشد بر روی xcv200e fpga سنتز گردیده است که قادر است عملیات ضرب اسکالر در gf(2)163 را در 147/0 میلی ثانیه (در فرکانس 66 مگاهرتز) انجام دهد. علاوه بر سرعت بالا این پردازنده عملکرد خوبی از لحاظ سطح مصرفی در مقایسه با موارد مشابه خود دارد.

طراحی واحدهای پایه میدانهای محدود با استفاده از آرایه های ضربانی روی fpga
پایان نامه وزارت علوم، تحقیقات و فناوری - دانشگاه شهید بهشتی - دانشکده مهندسی برق و کامپیوتر 1387
  محمد باصری   هادی شهریار شاه حسینی

چکیده ندارد.

مدلسازی و طراحی ساختاری سیستم های پردازش موازی کلاستربندی شده چندطبقه
پایان نامه وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران 1377
  هادی شهریار شاه حسینی   مجید نادری

در این رساله یک ساختار جدید برای سیستمهای پردازش موازی عظیم پیشنهاد و سپس تحلیل شده است . در ساختار پیشنهادی پردازنده ها در کلاسترهائی در چند طبقه سازماندهی شده اند و بهمین دلیل آن را ساختار کلاستربندی شده چندطبقه نامیده ایم. ساختار مذکور به دو صورت افقی و عمودی قابل گسترش است و در حالتهای خاص بسیاری از سیستمهای پردازش موازی قبلی را در برمی گیرد. مزایای سیستمهائی که براساس این ساختار طراحی شوند، قدرت پردازش بیشتر به ازای امکانات ثابت بدلیل کمتر بودن تاخیر پردازنده ها، سادگی گسترش سیستم و سادگی سرویس دهی بعدی به استفاده کنندگان سیستم می باشد. برای تحلیل این ساختار از تئوری صف و شبکه صفوف جکسن استفاده گردیده است . هدف از این مدلسازی تحلیلی، محاسبه ملاکهای ارزیابی سیستم مانند زمان انتظار پردازنده ها، میزان بکارگیری حافظه ها و شبکه های ارتباطی و نهایتا قدرت پردازش کل سیستم است .این تحلیل برای سیستمهای مبتنی بر اشتراک متغییرها و سیستمهای مبتنی بر انتقال پیام بصورت جداگانه ارائه گردیده است . نکات جدید و قابل توجه در این مدل تحلیلی بکارگیری روابط شبکه باز جکسن برای تحلیل یک سیستم بسته و حل معادلات شبکه صفوف بصورت زنجیری می باشد. هر دو مورد یعنی استفاده از روابط شبکه باز و حل زنجیری معادلات ، برای کاهش حجم محاسبات تحلیل است ، چون در غیر اینصورت بدلیل تعداد زیاد واحدها با بزرگ شدن سیستم، حل آن به روشهای معمول غیرممکن می گردد. براساس تحلیل انجام شده و نتایج بدست آمده، نرم افزاری برای طراحی سیستمهای پردازش موازی کلاستربندی شده چند طبقه نوشته شده است . در انتهای رساله چگونگی طراحی ساختاری سیستم و استفاده از نتایج این تحقیقات ، با طراحی یک سیستم با قدرت 2tips توضیح داده شده و سپس طرح ارائه شده با سریعترین سوپرکامپیوتر جهان در سال 1998 میلادی مقایسه گردیده است . بعنوان نتیجه این تحقیقات ، یک ابزار کارآمد برای طراحی سیستمهای جدید و ارزیابی سیستمهای موجود فراهم آمده است ، و از آنجائیکه ساختار پیشنهاد شده بسادگی و با کمترین سربار قابل گسترش است ، می تواند در طراحی سیستمهای پردازش موازی عظیم بطور موثری مورد استفاده قرار گیرد.