نام پژوهشگر: نسرین مختاریان

پیاده سازی مداری پردازشگر fft شانزده نقطه ای آنالوگ در گیرنده های ofdm
پایان نامه وزارت علوم، تحقیقات و فناوری - موسسه آموزش عالی غیرانتفاعی و غیردولتی سجاد مشهد - دانشکده برق و الکترونیک 1390
  نسرین مختاریان   قوشه عابد هدتنی

در سالهای اخیر استفاده از مدولاسیون متعامد فرکانسی (ofdm)، در سیستمهای مخابراتی بی سیم با سرعت بالا، بدلیل ظرفیت موثر ارسال، کاهش تلفات پهنای باند و افزایش بازدهی طیف فرکانسی مورد توجه قرار گرفته است. از آنجایی که در سیستم های مخابراتی کاهش توان مصرفی و تأخیر سیستمی مزیت مهمی به شمار می آید لذا طراحی و پیاده سازی سیستم ofdm آنالوگ، هدف نهایی طراحان می باشد. هدف ما در این پروژه طراحی پردازشگر fft آنالوگ در گیرنده سیستم ofdm می باشد. در این مجموعه ابتدا مدل سیستم مخابراتی ofdm آنالوگ ارائه می گردد پس از آن تکنیک ofdm مورد بررسی قرار می گیرد. در ادامه بررسی پردازشگر fft آنالوگ در گیرنده ی این سیستم به همراه نوع طراحی پیشنهادی، بر اساس آخرین کار انجام شده در این زمینه و کاری که در این پروژه انجام شده است، مورد نظر قرار می گیرد. در انتها نتایج حاصل از شبیه سازی های انجام شده ارائه می گردد.در فصل دوم مدولاسیون ofdm به همراه مروری بر تاریخچه ی پیدایش آن مزایا و معایبی که دارد مورد بررسی قرار می گیرد. در فصل سوم آخرین کار انجام شده در راستای پیاده سازی پردازشگر fft آنالوگ که در سال 2009 میلادی صورت گرفته است مورد معرفی و بررسی قرار می گیرد. این پیاده سازی در حوزه ی آنالوگ و در حالت سیستمی صورت گرفته است و در سیستم ofdm مورد استفاده از مدولاسیون bpsk به همراه کدبردار آنالوگ که از سری خانواده کدهای تشخیص و تصحیح خطا می باشند استفاده می شود. در فصل چهارم طرح پیشنهادی برای پیاده سازی پردازشگر fft آنالوگ در حالت مداری مورد معرفی و بررسی قرار گرفته است. در این پیاده سازی سیستم ofdm مورد استفاده به همراه مدولاسیون qam و در دو حالت سیستمی و مداری مورد بررسی قرار می گیرد و نتایج حاصل از این بررسی ها و شبیه سازی های مربوطه ارائه می گیرد. در فصل پنجم جمع بندی، نتیجه گیری و مطرح کردن پیشنهاداتی در راستای بهینه سازی طرح پیشنهاد شده ارائه خواهد شد.