نام پژوهشگر: مهتا جنابی
مهتا جنابی خیرالله حدیدی
در این پایان نامه مراحل طراحی یک vga (variable gain amplfier) یا تقویت کننده بهره متغیر توصیف گردیده است . برای طراحی این مدار از پروسس 0.5um در تکنولوژی cmos استفاده شده است . این vga بسیار خطی بوده و برای تغییرات بهره نیازی به خازن و مقاومت اضافی ندارد. این امر خود باعث کاهش سطح فعال (active area) تراشه (chip) و همچنین با عث کاهش توان مصرفی شده است . مدار دارای باندی پهن بوده و اندازه آن مستقل از تغییرات بهره است . بنابراین در بهره های مختلف ، پهنای باند -3db آن ثابت می باشد. محدود تغییرات بهره این مدار بزرگ بوده و همچنین بهره آن تا حد زیادی مستقل از تغییرات دما می باشد. بعد از طراحی این vga، به منظور افزایش بهره ماکزیمم و محدوده تغییرات آن، ترکیب cascade از vgaها نیز مورد بررسی و استفاده قرار گرفته است . vga طراحی شده دارای بهره ماکزیمم حدود 20db بوده و محدودیت تغییرات آن از0 تا 20db می باشد. اندازه ولتاژ تغذیه بکار رفته 3.3volt و توان مصرفی آن در حدود 25mw می باشد. پهنای باند 300mhz مدار در حدود است . نتیجه شبیه سازی اعوجاج هارمونیکی کل در حالت مینیمم بهره، برای یک سوئینگ خروجی 700mvp-p حدود -48db است . در حالت ماکزیمی بهره برای همین میزان سوئینگ خروجی اعوجاج -60db می باشد. سطح layout برای vga فشرده بوده و اندازه آن (0.14mmx0.12mm) می باشد. برای مدار cascade، بهره ماکزیمم حدود 28db بدست آمده، که محدوده تغییرات آن نیز از0 تا 28db است . پنهای باند -3db در این مدار 270mhz و توان مصرفی آن در حدود 40mw می باشد. اعوجاج هارمونی کل در حالت مینیمم بهره، برای یک سوئینگ خروجی -59db, 700mvp-p است . سطح فعال این chip نیز در حدود (0.14mmx0.26mm) می باشد.