طراحی و شبیه سازی نوسان ساز حلقوی با نویز فاز پایین، برای استفاده در کاربردهای کم توان

پایان نامه
چکیده

نوسان ساز ها جزء لا ینفک بسیاری از سیستم های الکترونیکی هستند. کاربرد های آنها تولید ساعت در ریزپردازنده ها تا سنتز فرکانس حامل در تلفن های سلولی را در بر می گیرد که نیاز به توپولوژیهای متفاوتی از نوسان ساز ها با درجات متفاوتی از کارایی دارند.طراحی نوسان ساز مقاوم و کارا در فناوری cmos جزء مسائل جالب است.معمولا نوسان ساز ها را در یک حلقه ی قفل فاز(pll) بکار می برند با توجه به کاربرد pll ، بحث مصرف توان و اشغال مساحت کمتر ودر نتیجه هز ینه کمتر از دغدغه های اساسی در راستای طراحی pll ها می باشد. phase locked loop ( حلقه قفل شده فاز ) یک بلوک اصلی در تمام مدارهای سریع دیجیتال و آنالوگ می-باشد برای مثال در a/d، فرستنده گیرنده، cpu و غیره استفاده می شود. pll برای تولید کلاک یا بازیابی کلاک از داده ها مورد استفاده قرار می گیرد. اسیلاتور کنترل شده با ولتاژ قلب pll می باشد که عملکرد آن تاثیر قوی روی pll دارد. vco دارای دو ساختار عمده است: ring vco و lc vco . lc vco کارایی خوبی در phase noise (نویز فاز) و مصرف توان کمتری دارد ولی به تراشه (chip) با مساحت بزرگتری نیاز دارد. همچنین پهنای محدوده فرکانس آن باریک می باشد. به علاوه ساختار آن بسیار پیچیده است. در مقایسه با lc vco ، ring vco ،phase noise بدتری دارد؛ اما محدوده فرکانس خروجی آن عریض تر می باشد. همچنین تراشه با مساحت کوچک نیاز داشته، مصرف توان کمتری دارد و ساختار آن بسیار ساده می باشد با توجه به این که عمده توان مصرفی pll ها در vco مصرف می شود بحث کاهش توان vco از اهمیت بالایی بر خوردار است همچنین استفاده از نوسان ساز حلقوی به دلیل نداشتن سلف در سا ختار داخلی اش مشکل اشغال فضای اضا فی و هزینه بیشتر را حل می کند . هدف از انجام این پایان نامه طراحی یک ring oscillator با نویز فاز وتوان مصرفی پایین می باشد که از نظر مساحت اشغالی نیز فضای کمتری را گرفته و برای استفاده در استاندارد ieee 802.15.4/zigbee به کار می رود. در این پا یان نامه سعی بر این خواهد بود که با توجه به روش های مختلف تا حد امکان فضای اشغالی و توان مصرفی این بخش بدون تاثیر نامطلوب بر عملکرد کل سیستم کاهش یابد و نویز فاز کمتری نسبت به کار های مشابه داشته باشد در نهایت این نو سان ساز با تکنولوژی 0.18u توسط نرم افزار cadence، پیاده سازی و layout خواهد شد.

۱۵ صفحه ی اول

برای دانلود 15 صفحه اول باید عضویت طلایی داشته باشید

اگر عضو سایت هستید لطفا وارد حساب کاربری خود شوید

منابع مشابه

طراحی نوسان ساز cross-coupled lc با نویز فاز کم

نوسان سازها از جمله مهمترین اجزای تشکیل دهنده ی سیستم های مخابراتی می باشد. از آنجایی که نویز فاز یکی از پارامترهای مهم تعیین کننده ی کیفیت یک نوسان ساز می باشد، طراحی نوسان سازهایی با نویز فاز کمتر از اهداف مهم طراحان است. در میان اسیلاتورهای مختلف، نوسان سازهای cross-coupled lc بدلیل عملکرد نویز فاز بهتر، مصرف توان کمتر، ساختار تفاضلی و پیاده سازی آسان آن نسبت به سایر نوسان سازها نقش مهمی را ...

15 صفحه اول

طراحی و شبیه‌سازی تقویت‌کننده کم نویز باند باریک با توان مصرفی پایین در فناوری 180 نانومترCMOS

خلاصه: در این مقاله، طراحی تقویت‌کننده کم نویز (LNA) با القاگر در سورس در فرکانس 2.4GHz ارائه شده است. فناوری استفاده شده در طراحی این مقاله TSMC 0.18um CMOS است. ساختار کسکود باعث کاهش توان مصرفی در مدار می‌شود[1]؛ از طرفی مزیت استفاده از ساختار کسکود، افزایش امپدانس خروجی در مدار است که این افزایش امپدانس، افزایش بهره مدار را به دنبال دارد. مدار ارائه‌شده یک تقویت‌کننده کم نویز کسکود شده با ا...

متن کامل

طراحی و شبیه سازی نوسان ساز/ مخلوط کننده ی توان پایین cmos برای کاربردهای مخابرات بی سیم

امروزه تقاضا برای سیستم های بی سیم سرعت بالا، سیر صعودی یافته است. عبارت هایی نظیر توان پایین و سطح مجتمع سازی بالا (ics)، موارد کلیدی در توسعه ی سیستم های ارتباطی بی سیم هستند. از این رو در چند سال اخیر، کارهایی در زمینه ی مصرف جریان کم و مجتمع سازی بالا صورت گرفته است. به منظور رسیدن به سطح مجتمع سازی بالا و مصرف توان پایین، مدارات نوسان ساز و مخلوط کننده را با استفاده از فرآیندهای gaas و bi-...

15 صفحه اول

طراحی تقویت کننده کم توان کم نویز با ولتا پایین برای کاربردهای پزشکی

الکترونیک به طور پیوسته در مقیاس کوچک برای تقویت سیگنال های ضعیف بیوالکتریک توسعه داده شده است. در این مدارها نویز و توان مصرفی به خاطر کاشت تعداد زیادی از تقویت کننده ها باید کم باشد تا به بافت های عصبی آسیبی نرسد. شار گرمایی در حد 80 mw/cm^2 باعث نکروز ماهیچه ها می شود، برای کاشت های کوچک مزمن اتلاف توان نباید بیشتر از چند صد میلی وات شود. برای یک سیستم 1000 الکترودی ماکزیمم اتلاف توان در تقو...

طراحی و شبیه سازی تقویت کننده کم نویز با بهره بالا و توان مصرفی پایین در فرکانس ۲.۴ghz برای سیستم های بی سیم

در این مقاله به طراحی و شبیه سازی تقویت کننده کم نویز (lna) در فرکانس 2.4ghz در فناوری cmos پرداخته شده است. فرایند شبیه سازی با نرم افزار hspice rf انجام گرفته است. استفاده از ساختار کسکود به توان مصرفی پایین تر همراه با بهره ولتاژ و بهره توان بالاتر منجر می شود. شبکه ی تطبیق اضافه شده در این مقاله باعث بهبود پارامتر s11به مقدار قابل قبولی شده و باعث شده است که کنترل خوبی بر قسمت حقیقی امپدانس...

متن کامل

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه تبریز - دانشکده مهندسی برق و کامپیوتر

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023