طراحی ساختارهای بهبود یافته ضرب کننده دیجیتال

پایان نامه
  • وزارت علوم، تحقیقات و فناوری - موسسه آموزش عالی غیرانتفاعی و غیردولتی سجاد مشهد - دانشکده مهندسی برق و الکترونیک
  • نویسنده محسن صادقی
  • استاد راهنما عباس گلمکانی
  • تعداد صفحات: ۱۵ صفحه ی اول
  • سال انتشار 1392
چکیده

ضرب کننده دیجیتال بعنوان کندترین و پرمصرف ترین واحد در بین واحدهای محاسبه گر دیجیتال محسوب می شود. برای کاهش توان مصرفی و کاهش تاخیر دو راه کار کلی وجود دارد. یکی طراحی ساختاری ضرب کننده است، که در این پایان نامه سه ساختار پیشنهادی ارائه شده است که این ساختارها عبارتند از: gca multiplier، cca multiplier، dca multiplier این ساختارها به نحوی طراحی شده اند که ورودی ها از کمترین تعداد واحد جمع کننده عبور کنند، که این امر باعث کاهش تاخیر در خروجی می شود، علاوه بر این سعی شده است که ورودی ها از مسیرهای با تاخیر یکسانی عبور کنند تا اثر گلیچ کاهش یابد، در نتیجه توان مصرفی نسبت به ساختارهای موجود کاهش یافت. در این ساختارها توانستیم تعداد واحدهای جمع کننده را به ترتیب به 11، 11 و 10 واحد کاهش دهیم. در ساختارهای پیشنهادی بهبود چشمگیری در تمامی پارامترهای مهم در طراحی ضرب کننده همچون توان مصرفی، تاخیر، pdp، edp و area ایجاد شد. اما راه کار دوم برای طراحی ضرب کننده، طراحی واحدهای سازنده آن می باشد، که این واحدها چیزی جز واحد جمع کننده نیست. برای طراحی ضرب کننده باید از جمع کننده هایی استفاده نمود که دارای توان مصرفی کم، تاخیر کم و از همه مهمتر دارای سوئینگ تقریبا" کامل باشند. دلیل تاکید بر روی سوئینگ کامل خروجی این است که به دلیل عبور سیگنال ورودی از واحدهای جمع کننده پی در پی، سیگنال دچار تضعیف می شود که اگر این تضعیف از حدی بیشتر شود باعث می شود خروجی مقداری اشتباه داشته باشد. در این پایان نامه برای تمام جمع کننده پنج ساختار پیشنهادی و برای نیم جمع کننده دو ساختار پیشنهادی ارائه شده است، که این ساختارها عبارتند از: تمام جمع کننده mua، تمام جمع کننده ptg، تمام جمع کننده 22t، تمام جمع کننده pta، تمام جمع کننده 23t، نیم جمع کننده muh و نیم جمع کننده 18t. تمام جمع کننده های mua، ptg، 22t و pta دارای مشخصات خوبی هستند، اما به دلیل کامل نبودن سوئینگ خروجی در آنها، از این تمام جمع کننده ها نمی توان در طراحی ضرب کننده استفاده نمود. اما تمام جمع کننده 23t علاوه بر داشتن مشخصات خوب، دارای سوئینگ کامل خروجی است و در نتیجه می توان از این تمام جمع کننده و نیم جمع کننده-های پیشنهادی muhو 18t در طراحی ضرب کننده استفاده نمود. با استفاده از جمع کننده های پیشنهادی توانستیم مشخصات طراحی ضرب کننده همچون توان مصرفی، تاخیر، pdp، edp و area را بهبود بخشیم.

۱۵ صفحه ی اول

برای دانلود 15 صفحه اول باید عضویت طلایی داشته باشید

اگر عضو سایت هستید لطفا وارد حساب کاربری خود شوید

منابع مشابه

طراحی ضرب کننده های دیجیتال سریال

با توجه به سرعت پیشرفت و حرکت تکنولوژی به سمت مدارهای فشرده تر، لزوم داشتن سیستم هایی با مصرف توان و مساحت کمتر، بیش از پیش احساس می شود. بنابراین در طراحی سیستم های دیجیتال سعی در انتخاب پیاده سازی هایی است که مصرف توان و مساحت کمتری داشته باشند. ضرب کننده ها نیز که یکی از بلوک های پرکاربرد مدارهای دیجیتال هستند از این قاعده مستثنی نمی باشند، بنابراین در انتخاب نوع پیاده سازی آن ها که به صورت ...

15 صفحه اول

ساختارهای ابرگروهی با ضرب منظم

در جبرهای باناخ، جبر گروهیl(g) ارنز منظم است اگر و فقط اگر g متناهی باشد. در این مقاله ساختار ابرگروهی را (به معنی دانکل) می سازیم که «جبر اندازه» آن دارای ضرب منظم است. جالب ترین نتیجه آن ساختار این است که اگر l(x) ، ارنز منظم باشد آنگاه، به عنوان یک نگاشت دو خطی، پیچش آن ارنز منظم می شود، و شرایط به دست آمده ضرب منظمی در یک ابر گروه ارائه می دهد که x نامتناهی است.

متن کامل

طراحی، بهبود و lay-out ضرب کننده 64x64 بیتی

در این پایان نامه سه نوع ضرب کننده مختلف بررسی شده است. 1-ضرب کننده baugh-wooley بررسی شد بعد مدار self-time مربوطه طراحی شده و در این ضرب کننده استفاده شد که در نتیجه سرعت مدار بالا رفته و توان مصرفی کاهش یافت. 2-ضرب کننده serial بررسی شد،مدار شیفت به آن اضافه شد و در نهایت درخت wallace جهت کاهش سیکل مدار استفاده شد که در نتیجه سرعت مدار افزایش یافت. 3-ضرب کننده modular بررسی شد که با بکارگ...

15 صفحه اول

طراحی ضرب کننده فرکانسی بر اساس حلقه قفل شده تاخیر دیجیتالی و با سرعت بالا

Lock and settling times are two parameters which are of high importance in design of DLL-based frequency multipliers. A new architecture for DLL-based frequency multipliers in digital domain is designed in this paper. In the proposed architecture instead of using charge pump, phase frequency detector and loop filter a digital signal processor is used. Gradient algorithm is used in the proposed ...

متن کامل

طراحی بهینه ساختارهای مشبک مدور

در این مقاله بهینه­سازی وزنی ساختارهای مشبک مدور کامپوزیتی ( استوانه­ای و مخروطی) تحت بار محوری بررسی می­شود. در ابتدا معادلات حاکم به منظور استخراج ماتریس سفتی با توجه به هندسه سازه بدست ­آورده شده­اند. همچنین روابط و قید‌های مربوط به بهینه‌سازی وزنی این ساختارها با توجه به استحکام کمانشی ارائه شده است. با ایجاد یک مدل اجزای محدود از ساختار مشبک مخروطی تحلیل خطی کمانش انجام شده و نتایج تحلیل ب...

متن کامل

طراحی الگوی نظری ساختارهای جدید دانش درشبکه اجتماعی و بهبود کیفیت آموزش

با افزایش گرایش دانشگاه ها و دانشجویان به استفاده از امکانات و توانمندی های شبکه های اجتماعی و انتخاب آنها به عنوان یک مکانیسم ارتباطی، به کارگیری این شبکه ها برای توسعه دانش و پژوهش امری ضروری است. هدف اصلی این پژوهش طراحی الگوی نظری ساختارهای جدید دانش در شبکه اجتماعی و بهبود کیفیت آموزش بود. این پژوهش از نوع کیفی بودو با استفاده از روش نظریه داده بنیاد و نمونه گیری هدفمند انجام شد. داده های ...

متن کامل

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - موسسه آموزش عالی غیرانتفاعی و غیردولتی سجاد مشهد - دانشکده مهندسی برق و الکترونیک

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023