نتایج جستجو برای: مولد کلاک روی تراشه

تعداد نتایج: 158451  

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تحصیلات تکمیلی صنعتی کرمان - پژوهشکده برق و کامپیوتر 1391

مدار های pll با نقش دنبال کننده فرکانس یک بلوک مهم در فرستنده-گیرنده ها هستند و در مدار های مجتمع با نقش تولید کلاک محلی، کلاک مناسب را برای بلوک های ترتیبی ارائه می دهند. یک pll باید توان پایینی مصرف کند، در عین حال نویز فاز بسیار پایینی داشته باشد و در مقابل نویز تغذیه و نویز محیط، پایدار باشد. طراحی pll های آنالوگ در مدار مجتمع cmos مشکل است. از اینرو adpll ها با مزیت های زیادی که نسبت به pl...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تهران 1379

گرایش روزافزون به سمت جاپذیر ساختن سیستمهای با کارآیی بالا، توان مصرفی را به عنوان مهمترین مساله در طراحیهای دیجیتال و آنالوگ مطرح ساخته است . برای کاهش توان مصرفی روشهای متعددی در تمام سطوح طراحی (معمای، مدارˆمنطق، ترانزیستور و غیره) پیشنهاد شده است . یکی از منطقهای پیشنهاد شده برای این منظور، منطق آدیاباتیک است که با کوچک نگاه داشتن افت ولتاژ دو سر ترانزیستورها در هنگام سوئیچینگ و بازیابی انر...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی شاهرود - دانشکده برق و الکترونیک 1391

: نیاز روز افزون به تراشه هایی با کارایی بیشتر، افزایش پیچیدگی در طراحی مدارهای مجتمع را به دنبال داشته است. بخشی از مشکلات با کوچکتر شدن تکنولوژی ساخت ترانزیستور برطرف شد ولی کوچک تر شدن تکنولوژی ساخت خود باعث برهم خوردن توازن بین تأخیر سیم وتأخیر گیت می شد. همچنین با افزایش فرکانس کار تراشه توان مصرفی نیز افزایش می یافت. برای غلبه بر این چالش ها طراحان مدار های مجتمع تمرکز بر افزایش کارایی را...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه شهید باهنر کرمان - دانشکده فنی 1391

امروزه روش های مختلفی برای کاهش توان مصرفی مورد توجه محققان قرار گرفته است اما اغلب اوقات کاهش توان مصرفی باعث افزایش تاخیر و در نتیجه کاهش سرعت مدار می شود. لذا در این پایان نامه سعی شده است تا حد امکان بدون اثر نامطلوب روی سرعت، توان مصرفی کم شود و با همین هدف به طراحی سه فلیپ فلاپ جدید با توان مصرفی کم و سرعت بالا پرداخته شده است و مدارهای حاصل با چند نمونه از جدیدترین و مهم ترین فلیپ فلاپ ه...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی اصفهان - دانشکده برق و کامپیوتر 1390

با پیشرفت تکنولوژی ساخت تراشه های نیمه هادی، امکان قرار گرفتن اجزای مختلف یک سیستم با ده ها پردازنده بر روی یک تراشه به وجود آمده است. شبکه ی روی تراشه، به عنوان یک شبکه ی ارتباطی موثر برای چنین سیستم هایی به کار می رود. شبکه روی تراشه از مجموعه ای از مسیریاب ها که با کانال های ارتباطی به هم متصل شده اند، تشکیل شده است. در توپولوژی شبکه روی تراشه هر مسیریاب به یک پردازنده متصل است و هر دو در نا...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی اصفهان - دانشکده برق و کامپیوتر 1393

از سال 2001 با ارائه مفاهیم اولیه شبکه روی تراشه توسط آزمایشگاه سیستم های کامپیوتری دانشگاه استانفورد، این ساختار به طور تدریجی جایگزین گذرگاه داده شد. هر چند امروزه شبکه روی تراشه به عنوان شبکه ارتباطی در سیستم های روی تراشه مورد پذیرش قرار گرفته است اما گذرگاه داده در برخی موارد عملکرد بهتری نسبت به این ساختار دارد. استفاده از گذرگاه داده در مواردی مانند انتقال بسته‎های کوچک، بسته های کنترلی،...

پایان نامه :دانشگاه آزاد اسلامی - دانشگاه آزاد اسلامی واحد تهران مرکزی - پژوهشکده فنی و مهندسی 1390

در این پروژه علاوه بر تعریف شبکه روی تراشه و مزیت های آن بر سیستم روی تراشه نقش توپولوژی در شبکه روی تراشه بررسی می شود و توچولوژی های جدیدی معرفی می گردد. و نقش تاخیر و توان مصرفی را با توپولوژی های موجود در شبکه روی تراشه مقایسه می نماید.شبیه ساز xmulator یک شبیه ساز کامل ی محسوب می گردد که توپولوژی جدید(square)را از لحاظ تاخیر و توان مقایسه نموده و نشان میدهد که تاخیر کمتری داشته لذا هزینه ی...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه اصفهان - دانشکده فنی و مهندسی 1390

استفاده از ساختار ارتباطی شبکه های روی تراشه در سیستم های چند پردازنده روی یک تراشه، ایده جدیدی است که از اواخر دهه 1990 شکل گرفته است و با وجود ارائه ساختارها و مدل های گوناگون برای آن، هنوز با مسایل حل نشده ای روبرو می باشد. به طور کلی، این ایده در تقابل با ساختار گذرگاه مطرح شده است. به عبارت دیگر عموماً ادعا می شود که این ساختار مزایایی دارد که استفاده از آن را منطقی تر از ساختار گذرگاه می ن...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه گیلان - دانشکده فنی و مهندسی 1389

امروزه با پیشرفت فن آوری ساخت تراشه، آزمون هسته های مختلف جاسازی شده در تراشه به صورت یک مساله اساسی مطرح شده است. به رغم پیشرفت آزمون هسته های دیجیتال روی تراشه، مساله آزمون هسته های آنالوگ همچنان یکی از مسائل مهم در این زمینه می باشد. از مشکلات آزمون هسته های آنالوگ می توان به پرهزینه بودن تولید سیگنال آزمون لازم، حساسیت مدارات آنالوگ نسبت به نویز و اثرات بارگذاری اشاره کرد. در این زمینه روش ...

پایان نامه :دانشگاه آزاد اسلامی - دانشگاه آزاد اسلامی واحد تهران مرکزی - دانشکده فنی 1391

باپیشرفت تکنولوژی میکروالکترونیک، مدارات مجتمع باکاربردخاص پیاده سازی میشوند. با افزایش تعداد ترانزیستورهاو پیچیدگی مدارات مجتمع، به تدریج معماری سیستم روی تراشه مطرح شد. یکی از مهمترین مسائل و مشکلات مطرح شده در این سیستم ها، ارتباطات درون تراشه ای است که برای رفع این مشکل معماری شبکه روی تراشه (noc) پیشنهاد شده است.شبکه روی تراشه افزایش مقیاس پذیری، قابلیت اطمینان وپهنای باند قابل دسترس شده و...

نمودار تعداد نتایج جستجو در هر سال

با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید