نتایج جستجو برای: محدوده قفل گسترده

تعداد نتایج: 49501  

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه گیلان - دانشکده فنی و مهندسی 1389

در این پایان نامه یک تقسیم کننده فرکانسی قفل شونده با تزریق با مصرف توان پایین و قابلیت کار در ولتاژ تغذیه کم ارائه شده است که در فرایند cmos با تکنولوژی ?m 0.18 tsmc و با استفاده از نرم افزار ads شبیه سازی شده است. تقسیم کننده فرکانسی شامل دو بخش اصلی نوسان ساز کنترل شونده با ولتاژ و منبع تزریق سیگنال خارجی است. اندازه-گیری ها نشان می دهد که مدار در ولتاژ تغذیه v 1.3 توان mw 3.9 را مصرف می کند...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تربیت مدرس - دانشکده برق و کامپیوتر 1391

یکی از چالش برانگیزترین و حساس ترین بلوک ها در بین انواع مختلف بلوک های سازنده ی یک فرستنده-گیرنده، بلوک سنتزکننده ی فرکانس می باشد. این بلوک به صورت عمده مبتنی بر ساختار حلقه های قفل فاز پیاده سازی می شوند. از این رو به دلیل داشتن مشخصات بهتر مدارات دیجیتال نسبت به آنالوگ از جمله سرعت بالا، مصرف توان و مساحت کم، پیاده سازی این سیستم ها در حوزه ی دیجیتال از اهمیت زیادی برخوردار است. در این پ...

ژورنال: :مهندسی برق مدرس 0
samira jafarzade tarbiat modares university, samira. abumoslem jannesari tarbiat modares university,

در این مقاله یک اسیلاتور کنترل شوندهی دیجیتال برای حلقه های قفل فاز تمام دیجیتال پیشنهاد شده است. اسیلاتور کنترل شونده ی دیجیتال پیشنهادی براساس استفاده از یک مدولاتور دلتا سیگما به عنوان مبدل دیجیتال به آنالوگ می باشد. با استفاده از مبدل دیجیتال به آنالوگ دلتا سیگما می توان به دقت بالای فرکانسی (18 بیت) برای کنترل اسیلاتور کنترل شونده دیجیتالی دست یافت. خروجی مبدل دیجیتال به آنالوگ دلتا سیگما ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تهران 1379

در این پایان نامه پس از تحلیل دلایل به وجود آمدن قفل دورانی در یک تیم سه رباته ای محدودکننده جسم، روشی گسترده برای حل مشکل قفل دورانی بدون استفاده از نرمی مطرح شده است . همچنین الگوریتمهای ساده ای برای تشخیص مشکل قفل دورانی آورده شده است . مشکل قفل دورانی برای تعداد چهار و پنج ربات محدودکننده نیز مورد بررسی قرار گرفته و راه حل گسترده رفع آن ارائه شده است . در انتها سیستم شبیه سازی و مشابه سازها...

Journal: : 2022

سابقه و هدف: ورود گونه­­ های ماهی مهاجم دراکوسیستم ­های آبی، سبب بروز انواع اثرات منفی اکولوژیکی اقتصادی-اجتماعی می ­­شود. اولین گام در تجزیه تحلیل مخاطرات ناشی از گونه­ غیر­بومی، شناسایی خطر است بر این اساس ابزارهای متعددی برای ارزیابی خطرات تهاجمی غیربومی به منظور پشتیبانی تصمیم گیرندگان گونه ­­ها ایجاد شده است. هدف پژوهش قدرت تیلاپیای شکم قرمز (Coptodon zillii) حوضه آبریز تالاب شادگان (حوضه‌...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی 1390

حلقه های قفل فاز به صورت گسترده در گیرنده های مخابراتی و مولدهای کلاک برای مدارات مجتمع استفاده میشوند. در این پایان نامه، روش طراحی یک کنترل کننده فازی را برای بهینه سازی جیتر در حلقه های قفل فاز شرح میدهیم. برای طراحی این کنترل کننده، ما ابتدا اثر پارامترهای حلقه را بر جیتر خروجی حلقه قفل فاز بررسی و تحلیل مینماییم. سپس، با استفاده از نتایج این تحلیل به طراحی کنترلکننده فازی میپردازیم. عملکر...

پایان نامه :دانشگاه آزاد اسلامی - دانشگاه آزاد اسلامی واحد تهران مرکزی - دانشکده مهندسی 1390

فرستنده-گیرنده های ارتباط سریال با سرعت بالا، به دلیل قیمت پایین و پهنای باند وسیعی که دارند به طور گسترده ای در مخابرات داده نوری و صفحه پشتی مورد استفاده قرار گرفته اند. در این سیستم ها داده در فرستنده به صورت سریال در می آید و در گیرنده از این حالت خارج می شود. در گیرنده لازم است داده زمان بندی مجدد شود تا اثر جیتر که در طول خط انتقال در سیگنال دریافتی انباشته شده است حذف گردد. همچنین برای پ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی - دانشکده برق و کامپیوتر 1391

حلقه های قفل تأخیر به طور گسترده در سیستم های مجتمع مورد استفاده قرار می گیرند. حلقه قفل تأخیر یک سیستم حلقه بسته ساده است که قادر است سیگنال کلاکی که رابطه ی فاز دقیقی با کلاک مرجع دارد را تولید کند. با توجه به اینکه سیستم حلقه بسته است، این رابطه ی فاز بین کلاک ورودی و خروجی، فرایند پروسه و دما را دنبال می کند. دقت رابطه ی فاز بین کلاک ورودی و خروجی به پارامترهای طراحی dll، مشخصه های عدم تطاب...

پایان نامه :دانشگاه آزاد اسلامی - دانشگاه آزاد اسلامی واحد یزد - دانشکده برق و الکترونیک 1392

این پایان نامه یک معماری جدید را برای سازنده فرکانس بالا و عمدتاً با تمرکز در محدوده فرکانسی 60 گیگاهرتز پیشنهاد می کند. این معماری شامل یک حلقه فاز قفل شده(pll) همراه با یک نوسان ساز با تزریق قفل شده(ilo) است. به منظور تولید پالس های باریک و کاهش نسبت ضرب نوسان ساز با تزریق قفل شده(ilo) ، یک حلقه تاخیر قفل شده(dll) همراه با یک مولد پالس استفاده شده است. از خط تاخیری پسیو قرار گرفته در بالای اسی...

نمودار تعداد نتایج جستجو در هر سال

با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید