نتایج جستجو برای: ضرب کننده سریال

تعداد نتایج: 82260  

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه فردوسی مشهد - دانشکده مهندسی 1390

با توجه به سرعت پیشرفت و حرکت تکنولوژی به سمت مدارهای فشرده تر، لزوم داشتن سیستم هایی با مصرف توان و مساحت کمتر، بیش از پیش احساس می شود. بنابراین در طراحی سیستم های دیجیتال سعی در انتخاب پیاده سازی هایی است که مصرف توان و مساحت کمتری داشته باشند. ضرب کننده ها نیز که یکی از بلوک های پرکاربرد مدارهای دیجیتال هستند از این قاعده مستثنی نمی باشند، بنابراین در انتخاب نوع پیاده سازی آن ها که به صورت ...

پایان نامه :دانشگاه امام رضا علیه اسلام - دانشکده مهندسی برق 1393

در این پایان نامه جهت بهبود ضرب کننده های ab^2، معماری جدیدی پیشنهاد شده است که باعث افزایش سرعت ضرب کننده های سریال ab^2 می شود و همچنین باعث کاهش مسیر بحرانی این نوع ضرب کننده ها بصورت لگاریتمی می شود. با توجه به تفاوت نیازمندی ها متناسب با تنوع در کاربردها، علاوه بر ضرب کننده های سریال و بهبود آن ها، سعی در طراحی موثر ضرب کننده ی موازی ab^2 مبتنی بر چند جمله ای های تحویل ناپذیر aop داشته ایم...

ژورنال: :روش های عددی در مهندسی (استقلال) 0
فهیمه یزدان پناه و عباس وفایی f. yazdanpanah and a. vafaei

در این کار روند طراحی و مدلسازی یک ضرب کننده سریال تپشی برای اعداد بدون علامت با کمک زبان توصیف سخت افزار vhdl بر روی fpga بررسی می شود. در این روش حاصل ضرب به صورت کامل بدون وارد کردن کلمه صفر بین دو داده متوالی، روی خطوط خروجی ظاهر می شود. ضرب کننده پیشنهادی بر اساس یک ضرب کننده سری/موازی که با بهره وری 100% کار می کند، پایه گذاری شده است، که محاسبات قسمت کم ارزش و قسمت پرارزش حاصل در دو مرحل...

ژورنال: :علوم و فناوری های پدافند نوین 0
مسعود معصومی massoud masoumi islamic azad university, islamshahr branchدانشگاه آزاد اسلامی واحد اسلامشهر حسین مهدیزاده hossein mahdizadeh islamic azad university, islamshahr branchدانشگاه آزاد اسلامی واحد اسلامشهر

در این مقاله، پردازنده ضرب عددی خم بیضوی کارآمد در میدان باینری gf(2163) طراحی و با استفاده از کدهای قابل سنتز vhdl پیاده سازی شده است. طراحی معماری های جدید و کارآمد برای واحدهای محاسبات میدان و به ویژه واحد محاسباتی ضرب میدان منجر به کاهش طول مسیر بحرانی پردازنده شد. همچنین استفاده از اجرای موازی عملیات ضرب میدان در الگوریتم ضرب عددی lopez-dahab و جدا نمودن مسیر جمع دو نقطه از کلید باعث بهبود...

معصومی, مسعود, مهدیزاده, حسین,

در این مقاله، پردازنده ضرب عددی خم بیضوی کارآمد در میدان باینری GF(2163) طراحی و با استفاده از کدهای قابل سنتز VHDL پیاده‌سازی شده است. طراحی معماری‌های جدید و کارآمد برای واحدهای محاسبات میدان و به‌ویژه واحد محاسباتی ضرب میدان منجر به کاهش طول مسیر بحرانی پردازنده شد. همچنین استفاده از اجرای موازی عملیات ضرب میدان در الگوریتم ضرب عددی Lopez-Dahab و جدا نمودن مسیر جمع دو نقطه از کلید باعث بهبو...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی امیرکبیر(پلی تکنیک تهران) - دانشکده مهندسی برق 1387

در هر سیستم مخابراتی منبع تولید سیگنال از اجزای حیایتی آن به شمار می رود از یک سو در سیستمهای مایککروویو برای قسمت اسبلاتور محلی نیاز به یک منبع با پایداری و خلوص طیفی بالا داریم و از سوی دیگر رسیدن به مشخصه های مطلوب برای منابع سینوسی به خصوص در محدوده فرکانس مایکروویو و موج میلیمیتری کار دشواری است. یکی از روشهای تولید منابع فرکانسی استفاده از تکینیک ضرب کردن فرکانس است در این پروژه فرکانس ور...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه ارومیه - دانشکده فنی 1393

یکی از روش های افزایش سرعت و کارایی در پردازنده ها استفاده از تکنیک خط لوله3 است که در بسیاری از کاربردها اعمال میشود که بصورت موازی و یا در مد زمان بصورت قطعه قطعه اجرا میشوند. هدف ما طراحی یک ضرب کننده 16 بیت×16بیت با سرعت 2گیگاهرتز در پروسه 0.18µm cmos با ارائه روش هایی نوین و جدید در ساختار آن می باشد. برای این منظور مدارات با سرعت بالا برای هر طبقه طراحی شده که به ماکزیمم سرعت و بهره وری د...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران - دانشکده مهندسی برق 1383

مهمترین عملیات در سیستم رمزنگاری بر مبنای منحنی بیضوی عمل ضرب اسکالر می باشد. به علت پیچیدگی عملیات ضرب اسکالر از لحاظ محاسباتی، در بسیاری از کاربردها، یک سخت افزار جدا برای انجام آن در نظر گرفته می شود. عمل ضرب اسکالر به صورت مجموعه ای از اعمال جمع، ضرب، مجذور و تقسیم در یک میدان محدود تعریف می گردد. در این پایان نامه ابتدا یک ضرب کننده موازی در میدان gf(2) که چند جمله ای غیر قابل تقسیم در آن...

پایان نامه :وزارت علوم، تحقیقات و فناوری - موسسه آموزش عالی غیرانتفاعی و غیردولتی سجاد مشهد - دانشکده مهندسی برق و الکترونیک 1392

ضرب کننده دیجیتال بعنوان کندترین و پرمصرف ترین واحد در بین واحدهای محاسبه گر دیجیتال محسوب می شود. برای کاهش توان مصرفی و کاهش تاخیر دو راه کار کلی وجود دارد. یکی طراحی ساختاری ضرب کننده است، که در این پایان نامه سه ساختار پیشنهادی ارائه شده است که این ساختارها عبارتند از: gca multiplier، cca multiplier، dca multiplier این ساختارها به نحوی طراحی شده اند که ورودی ها از کمترین تعداد واحد جمع کنند...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه رازی - دانشکده فنی و مهندسی 1393

امروزه تعداد روز افزونی از برنامه های کاربردی که با استفاده از فیلترهای دیجیتال و یا به طور کلی، الگوریتم پردازش سیگنال دیجیتال (dsp) ، (digital signal processing) وجود دارد.در تجهیزات الکترونیک از هر نوعی توابع آنالوگ به طور فزاینده ای با الگوریتم دیجیتال جایگزین شده اند.به عنوان مثال برای تجهیزات صوتی و تصویری ،برای برقراری ارتباط ، سیستم های کنترل و رادار و در کاربردهای پزشکی مورد استفاده قر...

نمودار تعداد نتایج جستجو در هر سال

با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید