نتایج جستجو برای: زبان VHDL

تعداد نتایج: 33434  

احمد رضا شرافت محمود محضب

در این مقاله سخت افزار سیستم رمزنگار DES طراحی و عملکرد آن بررسی می شود. این سخت افزار که پالس ساعت 20MHz کار می کند ، قادر است که داده های ورودی را با نرخی برابر Mbps 80 رمز کند که نسبت به سخت افزارهای موجود ،دو برابر سریعتر است. سخت افزار طراحی شده بصورت مدار مجتمع ساخته می شود. کلیه مراحل طراحی و بررسی عملکرد سخت افزار با استفاده از زبان استاندارد VHDL انجام شده است. مزیت استفاده از VHDL ای...

ژورنال: :نشریه دانشکده فنی 2000
احمد رضا شرافت محمود محضب

در این مقاله سخت افزار سیستم رمزنگار des طراحی و عملکرد آن بررسی می شود. این سخت افزار که پالس ساعت 20mhz کار می کند ، قادر است که داده های ورودی را با نرخی برابر mbps 80 رمز کند که نسبت به سخت افزارهای موجود ،دو برابر سریعتر است. سخت افزار طراحی شده بصورت مدار مجتمع ساخته می شود. کلیه مراحل طراحی و بررسی عملکرد سخت افزار با استفاده از زبان استاندارد vhdl انجام شده است. مزیت استفاده از vhdl این...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی اصفهان 1390

در طول چند دهه گذشته سنتز سطح بالا موقعیت خود را در سلسله مراتب اتوماسیون طراحی تثبیت نموده و با توجه به قابلیت آن در تسریع تولید طرح های vlsi جایگاه ویژه ای در صنعت تولید مدارهای مجتمع پیدا کرده است. سنتز سطح بالا شامل دو بخش اصلی زمانبندی عملیات و تخصیص منابع می باشد. تخصیص منابع خود به سه بخش تخصیص رجیستر، تخصیص واحدهای عملیاتی و تخصیص اتصالات تقسیم می شود. در بخش تخصیص منابع و در قسمت تخصیص...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تهران 1379

این پایان نامه در7 فصل تنظیم شده است دو هدف کلی را دنبال می کند: 1 - آشنایی با زبان سخت افزاری vhdl-ams ،چگونگی مدل کردن با آن، کاربردها و مشکلات استفاده از آن . 2 - طراحی و پیاده سازی یک شبیه سازی ساده برای این زبان و ارائه یک روش برای شبیه سازی کل vhdl-ams . در فصل 2 و 3 ما با مفاهیم زبان vhdl-ams آشنا می شویم . در فصل 4 به مشکلات موجود در راه استفاده از زبان در مقابل شبیه سازهای موجود در راه...

ژورنال: :علوم و فنون نظامی 0
حسن رفیعی یکتا - مربی دانشکده مهندسی برق، دانشگاه علوم و فنون فارابی جلیل مظلوم - استادیار دانشکده مهندسی برق، دانشگاه علوم و فنون هوایی شهید ستاری احمد زوار تربتی - دانشجوی دکتری مهندسی برق – مخابرات (سیستم) دانشگاه صنعتی مالک اشتر

با گسترش ارتباطات رادیویی، امینت اطلاعات در معرض تهدید قرار گرفت. رمزکننده ها برای کاهش خطرات ناشی از استفاده نادرست از ارتباطات رادیویی بکار گرفته شدند. البته رمزکننده هایی که سابقاً در این حوزه مورد استفاده قرار می گرفتند بسیار ضعیف بودند و به راحتی شکسته می شدند. یکی از الگوریتم های رمز که اخیراً در سامانه های ارتباط رادیویی مورد استفاده قرار می گیرد، الگوریتم رمزaes  است. البته استفاده از این...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تهران 1379

در طراحی سیستمهای بزرگ و پیچیده روش تجزیه و تحلیل داده گرا یا شیءگرا در مقابل روش تجزیه و تحلیل الگوریتمی، نمایی ساختیافته تر و قابل کنترل بیشتر در اختیار طراح می گذارد. این مهم با تحقق مفاهیمی همچون تجرید ، مخفی سازی اطلاعات ، رعغایت ساختار سلسله مراتبی ، ماژولار و پارامتریزه بودن طرح قابل دسترسی است . vhdl به عنوان یک زبان شناخته شده توصیف سخت افزار برای تجزیه و تحلیل الگوریتمی مناسب است ، ول...

and S. Mirzakuchaki, Gh. R. Karimi,

During the past few years, a lot of work has been done on behavioral models and simulation tools. But a need for modeling strategy still remains. The VHDL-AMS language supports the description of analog electronic circuits using Ordinary Differential Algebraic Equations (ODAEs), in addition to its support for describing discrete-event systems. For VHDL-AMS to be useful to the analog design ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه شهید چمران اهواز - دانشکده مهندسی 1390

هدف این تحقیق طراحی و سنتز پردازنده فازی آستانه گیر تصویر دیجیتال با زبان سخت-افزاری vhdl و به منظور پیاده سازی بر روی تراشه fpgaاست. در ابتدای این پژوهش چند الگوریتم آستانه گیری تصویر مورد بررسی قرار گرفت که از بین آنها الگوریتم آستانه گیری مبتنی بر مجموعه های فازی برای پردازنده مورد نظر انتخاب شد. این الگوریتم برای تصاویر با کنتراست پایین به خوبی عمل نمی کرد که برای این منظور یک راهکار ارائه ...

1994
J. D. Sterling Babcock Apostolos Dollas

System design is typically done in VHDL to facilitate top-down design and to enable the mapping of a design to many implementations. Reusabil-ity of subsystems to date has largely been performed with libraries of synthesizable VHDL subsystems. This paper presents recommended extensions to VHDL to allow the VHDL designer to interact with nonsynthesizable subsystems while still designing in VHDL....

Journal: :International Journal of VLSI & Signal Processing 2016

نمودار تعداد نتایج جستجو در هر سال

با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید