نتایج جستجو برای: بلوک سنتز کننده فرکانسی تمام دیجیتال

تعداد نتایج: 143400  

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه زنجان - دانشکده فنی و مهندسی 1390

سنتز کننده فرکانسی تمام دیجیتال برای رنج فرکانسی 3.4-4.1ghz برای استاندارهای ieee802.11y با استفاده از تکنولوژی 180nm-rfcmos در سطح ترانزیستوری طراحی و شبیه سازی گردید. برای بلوک مبدل زمان به دیجیتال از روش ورنیر و شکل دهی نویز مرتبه ی اول استفاده شده است. در این ساختار جدید، از اسیلاتورgro برای افزایش وضوح این بلوک و کاهش نویز فاز وارده در اثر نویز کوانتیزاسیون به طیف فرکانسی خروجی استفاده می ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه زنجان - دانشکده مهندسی برق 1391

در این پایان نامه هدف، طراحی و شبیه سازی سنتز کننده ی فرکانسی تمام دیجیتال برای پوشش استاندارد ieee802.11a می باشد. سنتز کننده ی فرکانسی تمام دیجیتال از بلوک هایی، از جمله نوسان ساز کنترل شده با کلمات دیجیتال، مبدل زمان به دیجیتال، فیلتر و اجزای کنترلی فرکانس مورد نظر تشکیل می شود. این پایان نامه ابتدا به طراحی و شبیه سازی هر یک از این بلوک های ذکر شده پرداخته و سعی بر بهبود در کارایی آنها شده ...

ژورنال: :مهندسی برق مدرس 0
samira jafarzade tarbiat modares university, samira. abumoslem jannesari tarbiat modares university,

در این مقاله یک اسیلاتور کنترل شوندهی دیجیتال برای حلقه های قفل فاز تمام دیجیتال پیشنهاد شده است. اسیلاتور کنترل شونده ی دیجیتال پیشنهادی براساس استفاده از یک مدولاتور دلتا سیگما به عنوان مبدل دیجیتال به آنالوگ می باشد. با استفاده از مبدل دیجیتال به آنالوگ دلتا سیگما می توان به دقت بالای فرکانسی (18 بیت) برای کنترل اسیلاتور کنترل شونده دیجیتالی دست یافت. خروجی مبدل دیجیتال به آنالوگ دلتا سیگما ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه سمنان 1390

سنتز کننده های فرکانسی دیجیتالی مستقیم که به ddfs معروف هستند مدارهای الکترونیکی دیجیتال هستند که برای تولید سیگنال های سینوسی با گستره وسیع فرکانسی مورد استفاده قرار می گیرند و در سیستم های مخابراتی دیجیتال مدرن ، رادار ، روباتیک و سیستم های wireless و ... نقش مهمی را ایفا می کنند[1]. از مزایای این سنتز کننده رنج فرکانسی وسیع، سوئیچینگ فرکانس فاز پیوسته، دقت فرکانسی خوب ،خلوص طیفی بالا و توانا...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی - دانشکده برق و کامپیوتر 1392

در این پایان نامه، سنتز کننده فرکانسی از نوع حلقه قفل فاز کسری-n با فرکانس خروجی ghz 4/2 تا ghz 5/2 در نرم افزارهای متلب و ads طراحی و شبیه سازی شده است. فرکانس مرجع برابر با mhz20 انتخاب شده و برای ایجاد عدد کسری از مدولاتور دلتا-سیگما دیجیتال hk-mash 1-1-1 با تعداد 19 بیت استفاده شده است که در این صورت دقت فرکانسی برابر با hz 38 برای pll حاصل می شود. برای پوشش باند فرکانسی مطلوب با در نظر گیر...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تربیت مدرس - دانشکده برق و کامپیوتر 1391

یکی از چالش برانگیزترین و حساس ترین بلوک ها در بین انواع مختلف بلوک های سازنده ی یک فرستنده-گیرنده، بلوک سنتزکننده ی فرکانس می باشد. این بلوک به صورت عمده مبتنی بر ساختار حلقه های قفل فاز پیاده سازی می شوند. از این رو به دلیل داشتن مشخصات بهتر مدارات دیجیتال نسبت به آنالوگ از جمله سرعت بالا، مصرف توان و مساحت کم، پیاده سازی این سیستم ها در حوزه ی دیجیتال از اهمیت زیادی برخوردار است. در این پ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تربیت مدرس - دانشکده برق و کامپیوتر 1393

این پایان نامه به معرفی، بررسی و طراحی یک سنتز کننده فرکانس دیجیتال مستقیم می پردازد. در این کار به منظور کم کردن توان مصرفی و سطح اشغال شده روی تراشه، ساختاری بهینه شده برای مبدل های دیجیتال به آنالوگ ارائه شده است. در ساختار متداول سنتزکننده های فرکانسی مستقیم دیجیتال برای تولید موج سینوسی از یک بلوک نگاشتگر که یک محاسبه کننده دیجیتال و یا یک حافظه خواندنی می باشد، استفاده می شود. در کار مدن...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تبریز 1390

در این پایان نامه یک سنتز کننده فرکانسی (به همراه vco ) با توان مصرفی پایین و فرکانس کاری 2.4ghz به عنوان اسیلاتور محلی برای استفاده در گره wsn منطبق بر استاندارد ieee802.15.4/zigbee ارائه شده است. برای کاهش توان مصرفی و هزینه ساخت، سنتز کننده فرکانسی از نوعinteger-n pll (phase locked loop) انتخاب شده است. همچنین یک بلوک شکل دهنده موجی جدید برای استفاده در مدولاتور oqpsk طراحی و پیاده سازی شده ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - موسسه آموزش عالی غیرانتفاعی و غیردولتی سجاد مشهد - دانشکده مهندسی برق و الکترونیک 1392

ضرب کننده دیجیتال بعنوان کندترین و پرمصرف ترین واحد در بین واحدهای محاسبه گر دیجیتال محسوب می شود. برای کاهش توان مصرفی و کاهش تاخیر دو راه کار کلی وجود دارد. یکی طراحی ساختاری ضرب کننده است، که در این پایان نامه سه ساختار پیشنهادی ارائه شده است که این ساختارها عبارتند از: gca multiplier، cca multiplier، dca multiplier این ساختارها به نحوی طراحی شده اند که ورودی ها از کمترین تعداد واحد جمع کنند...

ژورنال: :مهندسی برق مدرس 0
mostafa abdolhamidi phd student of electrical engineering-telecommunications, department of electrical and computer engineering, faculty of engineering, tehran university e-mail: mahmood mohammad-taheri associate professor, department of electrical and computer engineering, faculty of engineering, tehran university mehdi ahmadi ali-abad member of the board and ceo frafrnd, pvt. e-

در این مقاله یک ترکیب کننده دوتایی توان برای فرستنده های پخش تلویزیون دیجیتال در باند فرکانسی uhf عرضه شده است که جزء پایه ای آن یک تزویج کننده استریپ لاین از نوع تزویج از پهناست. سطح تلفات بازگشتی در تمامی درگاه های این ترکیب کننده در کل باند فرکانسی پخش تلویزیون دیجیتال (یعنی 470 تا 862 مگاهرتز) بالاتر از 28 db است. سطح ایزولاسیون بین هر جفت از درگاه های ایزوله در این باند فرکانسی بالاتر از 2...

نمودار تعداد نتایج جستجو در هر سال

با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید