نتایج جستجو برای: قفل شدگی فاز
تعداد نتایج: 20340 فیلتر نتایج به سال:
با توجه به افزایش روز افزون ظرفیت توربین بادی نصب شده در جهان و شرایط خاص نصب، مطالعه ی تأثیر پارامترهای کیفیت توان بر روی این توربین ها لازم و ضروری است. بررسی مدل dfig نشان می دهد که وجود نامتعادلی در رفتار این سیستم سه تأثیر می تواند داشته باشد. یکی از این تأثیرات، عدم تشخیص صحیح فاز شبکه است. در این پایان نامه با ارئه ی روش جدید در ساختار حلقه ی قفل شونده ی فاز، این مشکل حذف شده و فاز توالی...
چکیده بررسی منشاء گوگرد کانی های سولفیدی در معادن شماره 1،2،3 کانسار سنگ آهن گل گهر سیرجان توسط منوچهر دلفاردی ناحیه معدنی گل گهر در جنوب غربی شهرستان سیرجان با طول جغرافیایی ´24 °55 - ´10 °55 عرض جغرافیایی ´7°29 -´3 °29 در زون ساختاری سنندج – سیرجان قرار گرفته است. مجموعه دگرگونی کمپلکس گل گهر قدیمی ترین واحد سنگی منطقه می باشد و کانسار سنگ آهن گل گهر درون این مجموعه دگرگونی قرار دارد....
نیروهای وارده از سوی امواج دریا بر روی سازه های دریایی، مشابه خود امواج، طبیعتی تصادفی دارند. این نیروها عمدتا به دو نیروی همراستا با جهت انتشار موج2 و نیروی جانبی یا لیفت قابل تفکیک اند. طبیعت تصادفی نیروی لیفت از پیچیدگی بیشتری برخوردار بوده و بایستی با نیروهای همراستا با جهت انتشار موج در طراحیها ترکیب شوند. در مقاله حاضر سعی شده با به کارگیری دو شیوه مختلف، سری زمانی این نیرو تخمین زده شود....
عملکرد مطلوب سیستم ترمز ضد قفل برای هر نوع جاده با کیفیت های خاص خود در مقدار مشخصی لغزش اتفاق می افتد، بنابراین تنظیم لغزش مطلوب چرخ ها منجر به عملکرد بهتر سیستم ترمز ضد قفل شده و خودرو بدون قفل شدن چرخ ها در زمان کوتاه تری پس از ترمز گیری متوقف می شود. سیستم ترمز ضدقفل، سیستمی غیرخطی همراه با عدم قطعیت های فراوان بر اساس کیفیت جاده می باشد که بحث کنترل لغزش چرخ را مشکل می سازد. در این مقاله ...
مدار های pll با نقش دنبال کننده فرکانس یک بلوک مهم در فرستنده-گیرنده ها هستند و در مدار های مجتمع با نقش تولید کلاک محلی، کلاک مناسب را برای بلوک های ترتیبی ارائه می دهند. یک pll باید توان پایینی مصرف کند، در عین حال نویز فاز بسیار پایینی داشته باشد و در مقابل نویز تغذیه و نویز محیط، پایدار باشد. طراحی pll های آنالوگ در مدار مجتمع cmos مشکل است. از اینرو adpll ها با مزیت های زیادی که نسبت به pl...
طراحی اسیلاتور با نویز فاز کمتر، همواره مدنظر طراحان بوده است. در میان اسیلاتورهای مختلف، اسیلاتورهای lc به دلیل عملکرد نویز فاز بهتر، مصرف توان کمتر، ساختار تفاضلی و پیاده¬سازی آسان نسبت به سایر اسیلاتورها نقش مهمی را در طراحی مدارهای فرکانس بالا ایفا می¬کنند. ابتدا مروری بر برخی از روش¬های کاهش نویز فاز انجام شده و یک روش با استفاده از نرم¬افزار ads شبیه¬سازی شده است. در ادامه، آنالیز تفص...
چکیده ندارد.
چکیده حلقه های قفل فازبه طور گسترده درگیرنده های مخابراتی دیجیتال و میکروپروسسورهایی با عملکرد و سرعت بالا به عنوان تولید کننده فرکانس و مولدهای کلاک برای مدارات مجتمع استفاده می شوند. در حالی که سرعت این سیستم ها افزایش می یابد، حلقه های قفل فازی با عملکرد فرکانسی بالا و نویز فاز کم نیاز است. حلقه قفل شده فاز یک سیستم فیدبک دار است که با یک اسیلاتور کنترل شده با ولتاژ و یک مقایسه کننده فاز به...
چکیده: برای داشتن نرخ داده با پهنایباند وسیع بین قطعات الکترونیکی نیاز به استفاده از تکنولوژی پیشرفتۀ مدیریت کلاک مانند حلقۀ قفل تأخیر (dll )میباشد. با استفاده از dll میتوان همزمانی دقیقی بین سیگنالهای کلاک داخلی و خارجی ایجاد کرد. در این مقاله، یک dll مناسب برای سیستم های واسطۀ سرعت بالا در حافظه ها و i/oها با استفاد از ترکیب مدارهای دیجیتال و آنالوگ، طراحی و سپس با استفاده از نرمافزار ...
و چکیده: اسیلاتورهای کنترل ،(adpll) یکی از مهمترین بلوک های حلقه قفل شونده فاز تمام دیجیتال است و همچنین رنج adpll منبع اصلی توان و جیتر در dco . هستند (dco) شونده دیجیتال با توان dco را تعیین می کند. بنابراین طراحی یک adpll فرکانسی آن مستقیما رنج فرکانسی کاهش دهد. adpll پایین و دقت بالا می تواند توان و جیتر را به شدت در ها برای داشتن دقت بالا و رنج فرکانسی گسترده به طور همزمان از ساختار ...
نمودار تعداد نتایج جستجو در هر سال
با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید