نتایج جستجو برای: حلقه قفل فاز باینری

تعداد نتایج: 23506  

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه شهید چمران اهواز - دانشکده مهندسی 1393

مبدل زمان به دیجیتال (tdc) یکی از بلوک های اصلی سازنده ی حلقه ی قفل فاز دیجیتال است که از آن برای اندازه گیری دقیق وقفه های زمانی و تبدیل آن ها به کد دیجیتال استفاده می شود. هدف این پایان نامه، بهبود عملکرد مبدل زمان به دیجیتال به لحاظ دقت، محدوده ی دینامیکی، تعداد طبقات بر سطوح، معیار شایستگی و تعداد بیت معادل نسبت به ساختارهای سنتی است. این پایان نامه به ارائه ی یک ساختار جدید به نام مبدل زما...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه شاهد - دانشکده فنی و مهندسی 1388

ازدیاد قابل توجه بارهای غیر خطی در مصارف صنعتی، تجاری و مسکونی ضرورت تامین توان راکتیو، توان هارمونیکی و تلفات توان را بیشتر کرده است. طی سه دهه اخیر، انواع گوناگون جبران کننده های توان راکتیو به منظور اصلاح ضریب توان، جبران هارمونیک ها و متعادل سازی بار مورد مطالعه قرار گرفته و پیاده سازی شده اند. توپولوژی های متنوعی برای فیلتر های اکتیو ارائه شده اند که به دنبال ساده سازی ساختاری، کاهش قیمت ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه شاهد - دانشکده مهندسی برق و الکترونیک 1392

حلقه های قفل شده فاز تمام دیجیتال یکی از مباحث مهم در دنیای امروز الکترونیک هستند. حلقه قفل فازهای (pll ) که به وسیله روشهای آنالوگ طراحی می شدند نسبت به تغییرات دما و ولتاژ و پروسس حساس بودند. این امر موجب سختی طراحی و نیازمندی به طراحی مجدد در تکنولوژی های جدید می شود. این در حالی است که با استفاده از حلقه های قفل فاز تمام دیجیتال این مشکلات برطرف میشوند. حلقه های قفل فاز تمام دیجیتال (adpll...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه شهید چمران اهواز - دانشکده مهندسی 1390

ترکیب کننده فرکانسی حلقه ی قفل فاز (pll) یکی از بخش های مهم در سیستم های فرستنده/ گیرنده ی بیسیم است. این المان به عنوان یک اسیلاتور محلی(lo) برای انتقال فرکانسی و انتخاب کننده ی کانال در فرستنده/ گیرنده ها استفاده می شود. این ترکیب کننده ها معمولأ دارای نویز فاز همراه با شاخک می باشند. این پایان نامه شامل طراحی کاملأ مجتمع از یک ترکیب کننده فرکانسی کسری در سطح سیستمی و مداری است. هدف این پایا...

ژورنال: :مهندسی برق و الکترونیک ایران 0
مریم معاضدی m. moazedi سید ادیب ابریشمی فر s. a. abrishamifar

چکیده: برای داشتن نرخ داده­ با پهنای­باند وسیع بین قطعات الکترونیکی نیاز به استفاده از تکنولوژی پیشرفتۀ مدیریت کلاک مانند حلقۀ قفل تأخیر (dll )می­باشد. با استفاده از dll می­توان هم­زمانی دقیقی بین سیگنال­های کلاک داخلی و خارجی ایجاد کرد. در این مقاله، یک dll مناسب برای سیستم های واسطۀ سرعت بالا در حافظه ها و i/oها با استفاد از ترکیب مدارهای دیجیتال و آنالوگ، طراحی و سپس با استفاده از نرم­افزار ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه شهید چمران اهواز - دانشکده مهندسی 1391

یکی از اصلی ترین اجزای سیستم های مخابراتی بی سیم، ترکیب کننده فرکانس، می باشد. مقسم فرکانس نیز یکی از مهم ترین اجزای ترکیب کننده های فرکانس به حساب می آید. مقسم های چند شماری غالبا در طراحی ترکیب کننده های فرکانسی کسری مورد استفاده قرار می گیرند. با توجه به اینکه در ترکیب کننده های فرکانس، بیشترین توان توسط نوسان ساز متغییر با ولتاژ و مقسم فرکانس تلف می شود، طراحی مقسم های فرکانس کم توان و محدو...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تربیت مدرس 1390

در این پژوهش دو نوسان ساز کنترل شده با سیگنال دیجیتالی بر مبنای دو تکنیک مختلف طراحی این نوسان سازها یکی بر مبنای تغییر قدرت جریان دهی mos و دیگری بر مبنای تغییر خازن بار طراحی شد. نوسان ساز مبتنی بر تغییر قدرت جریان دهی با استفاده از معکوس کننده های مبتنی بر اشمیت تریگر و آرایه ترانزیستورهای موازی جهت بهبود توان مصرفی تحقق یافت. همچنین مداری برای بهبود خطسانی آن در کدهای دیجیتال ورودی بالا ارا...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه ارومیه 1382

این پایان نامه ، شامل طراحی و شبیه سازی یک ‏‎pll‎‏ ، با توان مصرفی کم و ‏‎jitter‎‏ پائین در رنج فرکانسی ‏‎1ghz-2ghz‎‏ ، در تکنولوژی ‏‎cmos,0/35um‎‏ می باشد.به منظور بدست آوردن فرکانس بالا و توان مصرفی کم ، یک اسیلاتورحلقوی با دو ‏‎delay stage‎‏ معرفی می شود.ساختار دیفرانسیلی این اسیلاتور موجب کاهش نویز تغذیه تزریق شده به مدار می گردد. علاوه بر آن بخاطر ‏‎swing‎‏ ولتاژ بالا، ‏‎phase noise‎‏ در م...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه فردوسی مشهد - دانشکده مهندسی 1393

با توجه به کاربردهای گوناگون و مزایای زیادی که مبدل¬های منبع ولتاژی pwm متصل به شبکه ارائه می¬دهند، روش-های کنترلی مختلفی برای بهره¬مندی از این کاربردها و مزایا ارائه شده¬اند که از بین آن ها، روش¬های کنترل بدون سنسور ولتاژ شبکه به دلیل مزایای ویژه آن¬ها، مورد توجه زیادی قرار گرفته¬اند. در این راستا در این پایان¬نامه دو روش جدید برای تخمین ولتاژ شبکه در حوزه¬ی زمان ارائه شده و عملکرد آن ها مورد ...

پایان نامه :دانشگاه آزاد اسلامی - دانشگاه آزاد اسلامی واحد یزد - دانشکده برق و الکترونیک 1392

این پایان نامه یک معماری جدید را برای سازنده فرکانس بالا و عمدتاً با تمرکز در محدوده فرکانسی 60 گیگاهرتز پیشنهاد می کند. این معماری شامل یک حلقه فاز قفل شده(pll) همراه با یک نوسان ساز با تزریق قفل شده(ilo) است. به منظور تولید پالس های باریک و کاهش نسبت ضرب نوسان ساز با تزریق قفل شده(ilo) ، یک حلقه تاخیر قفل شده(dll) همراه با یک مولد پالس استفاده شده است. از خط تاخیری پسیو قرار گرفته در بالای اسی...

نمودار تعداد نتایج جستجو در هر سال

با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید