نتایج جستجو برای: حلقه قفل تاخیر

تعداد نتایج: 11837  

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تربیت مدرس 1390

حلقه های قفل فاز تمام دیجیتال یکی از مباحث جدید در دنیای امروز الکترونیک است. این مدارها که در واقع معادل دیجیتال حلقه های قفل فاز رایج هستند، با استفاده از تفکر منطقی، پالس ساعت مرجع را با پالس ساعت خروجی هم فاز و هم فرکانس می کنند، که این مسئله با توجه به روند روزافزون جایگزینی مدارهای دیجیتال با مدارهای آنالوگ قابل درک است. امروزه با توجه به مزایای بارز و متعدد طراحی دیجیتال نسبت به آنالوگ، ...

ژورنال: :کنترل 0
منصوره اسماعیلی mansoureh esmaeli دانشگاه علم و صنعت ایران منصور شیروانی mansour shirvani دانشگاه علم و صنعت ایران

در این مقاله روشی جدید برای افزایش مقاومت روش جبرانگر تاخیر زمانی اسمیت در مقابل خطا ی مدل ارائه شده است. این روش بر اساس مفهوم بهره برتر می باشد. در این روش با دانستن حداکثر خطا و استفاده از مفهوم بهره برتر، تابع حلقه باز سیستم کنترل با اضافه کردن تابع مناسبی طوری تنظیم میکنیم که مطمئن باشیم تمامی صفرهای معادله حلقه باز سیستم کنترل که ناشی از پارامتر  تاخیر زمان می باشند، در چپ قرار می گیرند. ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه مازندران - دانشکده مهندسی برق و الکترونیک 1391

امروزه از فیبر نوری به دلیل داشتن پهنای باند بسیار بالا، جهت انتقال حجم زیادی از داده استفاده می شود. اما داده پس از عبور از فیبر به دلیل اثرات غیرایده آل آن خراب می شوند. بنابراین نیاز است که داده های انتقالی توسط فیبر در سیستم گیرنده توسط مدار بازیابی کلاک و داده (cdr) بازیابی شوند که حلقه های قفل فاز (pll) نقش اصلی را در این مدارها دارند. از میان حلقه های قفل فاز، حلقه قفل فاز باینری یا بنگ-...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه شهرکرد - دانشکده فنی 1392

در این پایان نامه طراحی یک حلقه ی قفل شونده در فاز برای کاربردهای فرکانس بالا در توان مصرفی پایین در نظر گرفته شده است. حلقه های قفل شونده در فاز تقریباً در تمام سیستم های مخابراتی استفاده می شوند. کاربردهای آن ها شامل بازیابی ساعت از سیگنال های دیجیتالی، مدولاسیون و دمدولاسیون، بازیابی سیگنال حامل از سیگنال های ماهواره ای و غیره می باشد. در مدار پیشنهادی با نوآوری در طراحی دو مدار آشکارساز فاز ...

ژورنال: :مهندسی برق و الکترونیک ایران 0
مریم معاضدی m. moazedi سید ادیب ابریشمی فر s. a. abrishamifar

چکیده: برای داشتن نرخ داده­ با پهنای­باند وسیع بین قطعات الکترونیکی نیاز به استفاده از تکنولوژی پیشرفتۀ مدیریت کلاک مانند حلقۀ قفل تأخیر (dll )می­باشد. با استفاده از dll می­توان هم­زمانی دقیقی بین سیگنال­های کلاک داخلی و خارجی ایجاد کرد. در این مقاله، یک dll مناسب برای سیستم های واسطۀ سرعت بالا در حافظه ها و i/oها با استفاد از ترکیب مدارهای دیجیتال و آنالوگ، طراحی و سپس با استفاده از نرم­افزار ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی - دانشکده برق 1392

در این پایان¬نامه یک حلقه قفل فاز کسری با استفاده ازیک مقسم فرکانسی هتروداین طراحی شده است. تقسیم¬کننده¬های متداول مانند تقسیم¬کننده¬¬های استاتیکی، دینامیکی و قفل تزریقی هرکدام دارای معایب و محاسنی می¬باشند. در این میان، معماری هتروداین به عنوان روشی که برتری نسبی نسبت به این نوع تقسیم¬کننده¬ها دارد، ارائه می¬شود. حلقه قفل فاز هتروداین از یک سری ضرب¬کننده تشکیل شده¬ است که قابلیت تولید نسبت¬های...

GPS دقیق ترین روش را برای ناوبری، اندازه گیری سرعت و تعیین مکان برای دریانوردان فراهم می کند. برای اندازه‌گیری دقیق فاز حامل سیگنال‌ها از حلقه قفل فاز (PLL) استفاده می‌شود. حلقه کاستاس یکی از انواع PLL است که به دلیل بار محاسباتی کم و ساختار و معماری ساده، آن یکی از پر استفاده‌ترین PLLها در گیرنده GPS شده است. نویز فاز و دینامیک بالا بر روی طراحی PLL تاثیر می‌گذارد. برای ردیابی سیگنال‌های دینام...

ژورنال: :کنترل 0
منصوره اسماعیلی mansoureh esmaeli منصور شیروانی mansour shirvani

در این مقاله روشی نوین برای بهبود عملکرد سیستمهای چند ورودی چند خروجی دارای تاخیر زمان ارائه شده است. در این روش، در هر حلقه کنترل، بر اساس مفهوم بهره غالب، تابع خاصی به تابع انتقال حلقه باز افزوده می شود و بدین طریق رفتار تابع حلقه باز کلی، از وضعیت غیر حداقل فاز به حداقل فاز تبدیل می شود. در موقع بکار بردن جبرانگر پیشنهادی برای مقاوم شدن حلقه، کافی است که جبرانگر مورد نظر نسبت به بالاترین نرم...

ژورنال: کنترل 2017

در این مقاله به کنترل یک گروه خودرو ناهمگن پرداخته می­شود. از آنجایی که معمولا ارسال داده در سیستم­های چندعاملی با تاخیر زمانی همراه است لذا تاخیر زمانی اندازه­گیری در طراحی کنترلر لحاظ می­شود. همچنین وقفه موتور نیز در مدل­سازی دینامیکی هر خودرو لحاظ می­گردد. برای هر خودرو یک کنترلگر خطی بر اساس فاصله نسبی و سرعت نسبی بین خودرویی، طراحی می­شود. نشان داده می­شود که دینامیک حلقه بسته گروه خودرو، ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی اصفهان 1371

در این پایان نامه، مراحل طراحی و ساخت یک سینتی سایزر سیستم جهش فرکانسی تشریح شده است . در سیستمهای مخابراتی مبتنی بر جهش فرکانسی، با زمانبندی مشخصی فرکانس ارسال و دریافت اطلاعات تغییر داده می شود. فرمان تغییر فرکانس از سوی یک مولد رشته شبیه تصادفی به واحد سینتی سایزر اعلام می گردد. سینتی سایزر سیستم با فیدیکی است که قادر است با استفاده از یک مرجع ثابت و کاملا پایدار، فرکانسهای متعددی را در یک ح...

نمودار تعداد نتایج جستجو در هر سال

با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید