نتایج جستجو برای: بازه قفل فرکانس

تعداد نتایج: 18403  

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه بیرجند - دانشکده برق و کامپیوتر 1394

چکیده حلقه های قفل فازبه طور گسترده درگیرنده های مخابراتی دیجیتال و میکروپروسسورهایی با عملکرد و سرعت بالا به عنوان تولید کننده فرکانس و مولدهای کلاک برای مدارات مجتمع استفاده می شوند. در حالی که سرعت این سیستم ها افزایش می یابد، حلقه های قفل فازی با عملکرد فرکانسی بالا و نویز فاز کم نیاز است. حلقه قفل شده فاز یک سیستم فیدبک دار است که با یک اسیلاتور کنترل شده با ولتاژ و یک مقایسه کننده فاز به...

In this paper, a new approach using gradient optimization algorithm for delay locked loop (DLL) is provided. Among the salient features of this structure, the proposed DLL can be quickly locked and can be used as a high-frequency circuit. In this novel architecture a digital signal processor (DSP) is used instead of phase detector, charge pump and loop filter. In digital transmitters to select ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی - دانشکده برق 1393

کاربرد فیلترهای اکتیو موازی برای جبران سازی بارهای غیرخطی با محدودیت هایی همراه است. دسته ای از این محدودیت ها مربوط به ساختار فیلتر و استراتژی های تعیین سیگنال مرجع می شود و دسته دیگر ناشی از شرایط غیرایده آل بار و منبع است. در این راستا، طرح های متعددی تاکنون به منظور حذف این مشکلات ارائه شده است. در این پژوهش ضمن بررسی و ارزیابی روش های پیشنهاد شده در مقالات علمی معتبر، روش کنترلی جدیدی معرف...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه شاهد - دانشکده مهندسی برق و الکترونیک 1392

حلقه های قفل شده فاز تمام دیجیتال یکی از مباحث مهم در دنیای امروز الکترونیک هستند. حلقه قفل فازهای (pll ) که به وسیله روشهای آنالوگ طراحی می شدند نسبت به تغییرات دما و ولتاژ و پروسس حساس بودند. این امر موجب سختی طراحی و نیازمندی به طراحی مجدد در تکنولوژی های جدید می شود. این در حالی است که با استفاده از حلقه های قفل فاز تمام دیجیتال این مشکلات برطرف میشوند. حلقه های قفل فاز تمام دیجیتال (adpll...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه گیلان - دانشکده فنی و مهندسی 1389

در این پایان نامه یک تقسیم کننده فرکانسی قفل شونده با تزریق با مصرف توان پایین و قابلیت کار در ولتاژ تغذیه کم ارائه شده است که در فرایند cmos با تکنولوژی ?m 0.18 tsmc و با استفاده از نرم افزار ads شبیه سازی شده است. تقسیم کننده فرکانسی شامل دو بخش اصلی نوسان ساز کنترل شونده با ولتاژ و منبع تزریق سیگنال خارجی است. اندازه-گیری ها نشان می دهد که مدار در ولتاژ تغذیه v 1.3 توان mw 3.9 را مصرف می کند...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تربیت مدرس 1386

با توجه به گسترش سریع تکنولوژی فرا پهن باند، نیاز به مدارهای فرستنده/گیرنده مجتمع با توان و نویز کم روز به روز در حال افزایش است. یکی از بلوک های اساسی در این مدار ها سینتی سایزر فرکانسی است که باید برای کاربردهای فرا پهن باند بهینه شود. هدف اصلی این پایان نامه آنالیز و طراحی سینتی سایزر فرکانسی فرا پهن باند بر پایه حلقه قفل فاز می باشد. قسمت های مختلف حلقه قفل فاز شامل مقسم فرکانسی، نوسان ساز ...

در این مقاله، شبیه سازی عددی ارتعاشات القائی ناشی از جدایش گردابه از سطح استوانه ی دایره ای دو درجه آزادی با تکیه گاه الاستیک در مجاورت سطح آزاد سیّال انجام شده است. جریان اطراف استوانه، آرام و در محدوده ی اعداد رینولدز 60 الی 130 در نظر گرفته شده است. اثر سطح آزاد با عدد فرود 0.2 با در نظرگیری دو نسبت فاصله ی 2.5 و 1.5 از آن بررسی می شود. فرکانس طبیعی سیستم جرم- فنر در هر نسبت فاصله بگونه ای ان...

ژورنال: :مجله تاریخ علم 2013
سمیه اربابی مهدی محمدزاده

استفاده از انواع قفل ها، با کارکردها، فرم ها ومکانیزم های متفاوت، سالیان دراز در ایران متداول بوده است. از جملۀ این قفل ها می توان به قفل آویزهای ترکیبی اشاره کرد که در آنها دو مکانیزم در یک بدنۀ واحد به کار رفته است. پژوهش حاضر که داده های اولیۀ آن با استفاده از منابع آرشیوی و کتابخانه ای جمع آوری شده است، با استفاده از روش توصیفی-تحلیلی در پی جستجوی دلایل به کار بستن هم زمان دو مکانیزم در این...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تحصیلات تکمیلی صنعتی کرمان - پژوهشکده برق و کامپیوتر 1391

مدار های pll با نقش دنبال کننده فرکانس یک بلوک مهم در فرستنده-گیرنده ها هستند و در مدار های مجتمع با نقش تولید کلاک محلی، کلاک مناسب را برای بلوک های ترتیبی ارائه می دهند. یک pll باید توان پایینی مصرف کند، در عین حال نویز فاز بسیار پایینی داشته باشد و در مقابل نویز تغذیه و نویز محیط، پایدار باشد. طراحی pll های آنالوگ در مدار مجتمع cmos مشکل است. از اینرو adpll ها با مزیت های زیادی که نسبت به pl...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تربیت دبیر شهید رجایی - دانشکده برق و کامپیوتر 1390

در این پایان نامه بخش های مختلف سیستم ترمز ضد قفل ((abs)anti-lock braking system) شرح داده شده و قسمت های الکتریکی و الکترونیکی آنرا به صورت مفصل تری مورد بررسی قرار گرفته اند. سپس یک کارت اکتساب داده (مدل pci-1711u) تهیه و بر روی یک رایانه نصب و با وصل کردن ترمینال های آن کارت به بخش های مختلف abs از جمله سنسورهای سرعت چرخ، شیرهای الکتروهیدرولیکی، پدال و ...، داده های یک abs واقعی که بر روی...

نمودار تعداد نتایج جستجو در هر سال

با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید