نتایج جستجو برای: مدار مجتمع cmos

تعداد نتایج: 27996  

در این مقاله، یک مدار جدید نمونه‌بردار و نگه‌دار Sample and Hold (S&H) با دقت 12-bit و نرخ نمونه‌برداری 1 GS/s با استفاده از تکنیک نمونه‌برداری دوگانه پیشنهاد شده است. تکنیک نمونه‌برداری دوگانه این امکان را فراهم آورده است که مدار همیشه در فاز نگه‌داری عمل نماید که خود منجر به افزایش سرعت کل سیستم در مبدل‌های داده می‌شود. به‌منظور کاهش خطاهای ناشی از غیرخطی بودن سوئیچ‌های ورودی، از سوئیچ‌های ان...

در این مقاله، یک مدار جدید نمونه‌بردار و نگه‌دار Sample and Hold (S&H) با دقت 12-bit و نرخ نمونه‌برداری 1 GS/s با استفاده از تکنیک نمونه‌برداری دوگانه پیشنهاد شده است. تکنیک نمونه‌برداری دوگانه این امکان را فراهم آورده است که مدار همیشه در فاز نگه‌داری عمل نماید که خود منجر به افزایش سرعت کل سیستم در مبدل‌های داده می‌شود. به‌منظور کاهش خطاهای ناشی از غیرخطی بودن سوئیچ‌های ورودی، از سوئیچ‌های ان...

ژورنال: :روش های هوشمند در صنعت برق 2014
حمید محمودیان مهدی دولتشاهی

در این مقاله، یک مدار نمونه بردار و نگه دار تمام تفاضلی با دقت 12 بیت برای نرخ داده  200 ms/sارائه گردیده است. در مدار پیشنهادی این مقاله به منظور افزایش خاصیت خطی و همچنین افزایش میزان ولتاژ عملکرد، ازسوئیچ های بوت استرپ جهت نمونه برداری از سیگنال ورودی استفاده گردیده است. همچنین به منظور جلوگیری از اثر بارگذاری طبقات بعدی بر روی مدار پیشنهادی از یک بافر خروجی با بهره قابل تنظیم جهت افزایش خاص...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی (نوشیروانی) بابل - دانشکده برق و کامپیوتر 1390

نوسان سازها عناصر اصلی سازنده مدارهای فرستنده-گیرنده رادیویی هستند. دو فاکتور اساسی برای طراحی یک نوسان ساز محلی عبارتند از: دامنه نوسان و نویز فاز. در میان انواع مختلف نوسان سازها، انواع lc بخاطر داشتن رفتار نویز فاز بسیار خوب، معروف هستند. هدف اصلی این رساله آن است که خواننده را با عملکرد دقیق نوسان سازهای cmos lc آشنا کرده و یک دید مفید و روشن برای طراحی بدست دهد. بنابراین، عملکرد نوسان سازه...

پایان نامه :دانشگاه آزاد اسلامی - دانشگاه آزاد اسلامی واحد تهران مرکزی - دانشکده مهندسی برق 1391

پیشرفت تکنولوژی و استفاده از تکنیک های مختلف جهت کوچک سازی مدارهای مجتمع منجر به طراحی مدارهای بسیار کوچکی جهت کاربردهای پزشکی شده است. همچنین از مدولاسیون های مختلفی جهت ارسال داده ها استفاده می شود. فرستنده گیرنده های زیادی به همین منظور طراحی شده است اما مهمترین چالش هایی که در این راه وجود دارد مصرف توان و نرخ خطای بیت (ber) مدارهای طراحی شده است. در این تحقیق یک فرستنده گیرنده کم مصرف با ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران - دانشکده برق 1377

در این پروژه مدار مجتمع گیرنده سنسورهای اولتراسوند آرایه فازی با تکنولوژی cmos طراحی و شبیه سازی شده است . یک سیستم تصویربرداری آرایه فازی اولتراسوند شامل سه قسمت اصلی پیش تقویت کننده، تقویت کننده بهره متغیر و تاخیر آنالوگ می باشد. در ابتدا روشهای تصویربرداری اولتراسوند، همچنین ترانسدیوسرهای مورد استفاده در تصویربرداری مورد بررسی قرار گرفته اند. به منظور تقویت سیگنالهای ضعیف ترانسدیوسرها دو نوع...

در این مقاله، یک مدار تقویت‌کننده امپدانس انتقالی در تکنولوژی µm CMOS18/0 برای استفاده در سیستم‌های مخابرات نوری ارائه می‌شود. در این مدار یک پیش‌تقویت‌کننده RGC در ورودی استفاده شده است. ساختار RGC در ورودی برای افزایش هدایت انتقالی و کاهش امپدانس ورودی به کار برده شده است ساختار RGC به خاطر امپدانس ورودی کم باعث خنثی شدن اثر خازن پارازیتی فوتودیود در ورودی تقویت‌کننده امپدانس انتقالی میشود. د...

پایان نامه :دانشگاه آزاد اسلامی واحد کرمانشاه - دانشکده برق و الکترونیک 1394

تکنولوژی cmos در ابعاد نانو به طور گسترده ای در مدارات مجتمع rf مورد استفاده قرار می گیرد . تقویت کننده های کم نویز نیز اولین طبقه در ورودی گیرنده های بی سیم می باشند و بیشتر در معرض خرابی توسط تخلیه الکترواستاتیک ( esd) می باشند و باریک شدن لایه اکساید گیت در ابعاد نانو به طور جدی مقاومت در برابر esd را کاهش داده است، و طراحی مدارهای حفاظت esd را برای این بخش ضروری می کند . برای مقابله با خراب...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تحصیلات تکمیلی صنعتی کرمان - پژوهشکده برق و کامپیوتر 1391

مدار های pll با نقش دنبال کننده فرکانس یک بلوک مهم در فرستنده-گیرنده ها هستند و در مدار های مجتمع با نقش تولید کلاک محلی، کلاک مناسب را برای بلوک های ترتیبی ارائه می دهند. یک pll باید توان پایینی مصرف کند، در عین حال نویز فاز بسیار پایینی داشته باشد و در مقابل نویز تغذیه و نویز محیط، پایدار باشد. طراحی pll های آنالوگ در مدار مجتمع cmos مشکل است. از اینرو adpll ها با مزیت های زیادی که نسبت به pl...

در این مقاله، یک مدار نمونه بردار و نگه دار تمام تفاضلی با دقت 12 بیت برای نرخ داده  200 Ms/sارائه گردیده است. در مدار پیشنهادی این مقاله به منظور افزایش خاصیت خطی و همچنین افزایش میزان ولتاژ عملکرد، ازسوئیچ های بوت استرپ جهت نمونه برداری از سیگنال ورودی استفاده گردیده است. همچنین به منظور جلوگیری از اثر بارگذاری طبقات بعدی بر روی مدار پیشنهادی از یک بافر خروجی با بهره قابل تنظیم جهت افزایش خاص...

نمودار تعداد نتایج جستجو در هر سال

با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید