نتایج جستجو برای: حلقه قفل شده فاز دیجیتال
تعداد نتایج: 473731 فیلتر نتایج به سال:
یکی از بلوک¬های پر کاربرد و مهم در حلقه¬های قفل فاز تمام دیجیتال، مبدل زمان به دیجیتال (tdc) می¬باشد، که با قابلیت تفکیک بالا به منظور مقایسه اختلاف فاز و فرکانس سیگنال مرجع و سیگنال خروجی اسیلاتور کنترل شونده با ولتاژ (dco) جایگزین آشکار ساز فاز و مدار پمپ شارژ شده است. مبدل زمان به دیجیتال با قابلیت تفکیک بالا، زمان مرده پائین و محدوده دینامیکی بالا، نقش مهمی در اندازه¬گیری فاصله زمانی سیگنال...
مدار های بازیابی داده و ساعت مدارهایی هستند که از آنها برای بازیابی داده های ارسالی از طرف فرستنده استفاده می شود. این مدارها دارای گستره کاربرد وسیع و همچنین روشهای طراحی متنوع می باشند. بسته به این که داده ارسالی به صورت گسسته باشد یا پیوسته و همچنین با در نظر گرفتن نحوه اعمال ساعت به گیرنده، می توان ساختار مناسبی را برای مدار بازیابی داده و ساعت انتخاب و پیاده سازی کرد. در این پایان نامه، از...
حلقه های قفل فاز به صورت گسترده در گیرنده های مخابراتی و مولدهای کلاک برای مدارات مجتمع استفاده میشوند. در این پایان نامه، روش طراحی یک کنترل کننده فازی را برای بهینه سازی جیتر در حلقه های قفل فاز شرح میدهیم. برای طراحی این کنترل کننده، ما ابتدا اثر پارامترهای حلقه را بر جیتر خروجی حلقه قفل فاز بررسی و تحلیل مینماییم. سپس، با استفاده از نتایج این تحلیل به طراحی کنترلکننده فازی میپردازیم. عملکر...
در این پایان نامه یک حلقه ی قفل فاز بر پایه ی سیستم های میکرو الکترومکانیکال طراحی شده است. سیستم حلقه ی قفل فاز، سیستم فیدبک داری است که فاز ورودی را با فاز خروجی مقایسه می کند. این مقایسه توسط یک آشکارساز فاز انجام می شود. آشکارساز فاز مداری است که ولتاژ متوسط خروجی آن بطور خطی با اختلاف فاز بین دو ورودی متناسب است. سعی بر این است که اختلاف فرکانس بین ورودی و خروجی در حلقه ی قفل فاز ثابت بمان...
فرستنده-گیرنده های ارتباط سریال با سرعت بالا، به دلیل قیمت پایین و پهنای باند وسیعی که دارند به طور گسترده ای در مخابرات داده نوری و صفحه پشتی مورد استفاده قرار گرفته اند. در این سیستم ها داده در فرستنده به صورت سریال در می آید و در گیرنده از این حالت خارج می شود. در گیرنده لازم است داده زمان بندی مجدد شود تا اثر جیتر که در طول خط انتقال در سیگنال دریافتی انباشته شده است حذف گردد. همچنین برای پ...
این پایان نامه شامل طراحی و شبیه سازی یک pll ، با توان مصرفی کم و jitter پائین ، و در رنج فرکانسی 1ghz-2ghz ، در تکنولوژی cmos,0.35um می باشد.
امروزه با توجه به افزایش بارهای حساس در شبکه های توزیع لزوم بحث کیفیت توان روز به روز بیشتر احساس می گردد. از مهمترین راه حل های بهبود کیفیت توان استفاده از ادوات توان مشتری می باشد، که از بین آنها بازیاب دینامیکی ولتاژ(dvr) جهت جبران افزایش و کاهش ولتاژ کاربرد فراوانی دارد. تشخیص فرکانس پایه تحت شرایط عدم تعادل، نقش تعیین کننده ای در کنترل این تجهیزات دارا می باشد، که معمولاً با استفاده از نوعی...
در این پایان¬نامه یک حلقه قفل فاز کسری با استفاده ازیک مقسم فرکانسی هتروداین طراحی شده است. تقسیم¬کننده¬های متداول مانند تقسیم¬کننده¬¬های استاتیکی، دینامیکی و قفل تزریقی هرکدام دارای معایب و محاسنی می¬باشند. در این میان، معماری هتروداین به عنوان روشی که برتری نسبی نسبت به این نوع تقسیم¬کننده¬ها دارد، ارائه می¬شود. حلقه قفل فاز هتروداین از یک سری ضرب¬کننده تشکیل شده¬ است که قابلیت تولید نسبت¬های...
حلقه قفل فاز(pll) ، سیستمی است که با دریافت موج متناوب به عنوان ورودی سعی می کند موجی متناوب در خروجی تولید کند که هم فاز با فاز ورودی باشد. حلقه قفل فاز به طور وسیع در میکروپروسسورها و حافظه ها و سیستم های مخابراتی دیجیتال نظیر سنتز کننده های فرکانسی، مدولاسیون فاز، دی مدولاسیون فاز، بازسازی کلاک مورد استفاده قرار می گیرد. دراین مدارات نیاز به عملکرد با سرعت بالا است، که ضمن افزایش فرکانس باید...
عنوان این پروژه طراحی سنتزکننده فرکانسی برمبنای مدولاسیون نوع مستقیم برای استاندارد zigbee می باشد که از دو بخش طراحی fractional-n pll و پیاده سازی مدولاسیون مستقیم با آن تشکیل شده است. با انجام مدولاسیون مستقیم به وسیله سنتزکننده می توان حداقل بلوک میکسر در مسیر ارسال داده ی یک گیرنده - فرستنده ی رادیویی را حذف کرد که این امر باعث کاهش توان مصرفی و فضای اشغالی سیستم می شود. سنتزکننده طراحی شده...
نمودار تعداد نتایج جستجو در هر سال
با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید