نتایج جستجو برای: حلقه قفل شونده در فاز تمام دیجیتال

تعداد نتایج: 757498  

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی - دانشکده برق 1392

در این پایان نامه یک حلقه قفل فاز آنالوگ تحلیل، طراحی و در تکنولوژی tsmc 0.18 میکرومتر با ولتاژ تغذیه 1.8 ولتی شبیه سازی شده است. این حلقه قفل فاز با قابلیت برنامه پذیری که دارد به طور خودکار پارامترهای درونی (جریان پمپ بار) حلقه را چنان تنظیم می کند که مقداری بهینه برای نویز فاز به دست آید. محدوده فرکانس وسیع (3.861 – 2.796) گیگاهرتز با استفاده از روش زیر باندها به دست آمده است. جیتر در سراسر ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه شهید چمران اهواز - دانشکده مهندسی 1393

در طراحی فرکانس ساز باید به پارامترهایی نظیر نویز فاز، زمان نشست، توان مصرفی و غیره توجه داشت. به منظور کاهش نویز فاز، نوسان ساز کنترل شونده با ولتاژ lc به کار رفته و همچنین برای دستیابی به دقت فرکانسی و زمان نشست سریع از روش کسری استفاده شده است. در روش کسری تعداد بیت های مدولاتور سیگما-دلتا و فرکانس مرجع تعیین کننده ی دقت فرکانسی هستند. در طراحی مدولاتور سیگما-دلتا به منظور کاهش توان از روش پ...

زینب پورطاهری, سیدحمید ظهیری

چکیده: کاربرد وسیع حلقه‏های قفل شونده فاز در انواع مدارهای مخابراتی و الکترونیکی و چند منظوره بودن این مدارها، سبب شده است که طراحی بهینه آن‏ها مورد توجه پژوهشگران قرار گیرد. بی تردید توان مصرفی پایین و تاخیر کمتر از مهم‏ترین اهدافی است که در طراحی حلقه‏های قفل شونده فاز به آن پرداخته می‏شود. در این تحقیق، فرآیند طراحی و بهینه‏سازی عملکرد حلقه‌های قفل شونده فاز در سطح مدارهای مجتمع، با استفاده ...

پایان نامه :دانشگاه آزاد اسلامی - دانشگاه آزاد اسلامی واحد تهران مرکزی - دانشکده مهندسی 1390

فرستنده-گیرنده های ارتباط سریال با سرعت بالا، به دلیل قیمت پایین و پهنای باند وسیعی که دارند به طور گسترده ای در مخابرات داده نوری و صفحه پشتی مورد استفاده قرار گرفته اند. در این سیستم ها داده در فرستنده به صورت سریال در می آید و در گیرنده از این حالت خارج می شود. در گیرنده لازم است داده زمان بندی مجدد شود تا اثر جیتر که در طول خط انتقال در سیگنال دریافتی انباشته شده است حذف گردد. همچنین برای پ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی - دانشکده برق و کامپیوتر 1391

حلقه های قفل تأخیر به طور گسترده در سیستم های مجتمع مورد استفاده قرار می گیرند. حلقه قفل تأخیر یک سیستم حلقه بسته ساده است که قادر است سیگنال کلاکی که رابطه ی فاز دقیقی با کلاک مرجع دارد را تولید کند. با توجه به اینکه سیستم حلقه بسته است، این رابطه ی فاز بین کلاک ورودی و خروجی، فرایند پروسه و دما را دنبال می کند. دقت رابطه ی فاز بین کلاک ورودی و خروجی به پارامترهای طراحی dll، مشخصه های عدم تطاب...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی (نوشیروانی) بابل - دانشکده برق و کامپیوتر 1390

امروزه با رشد روزافزون صنعت ارتباطات و تقاضای سیستم های مخابراتی سرعت بالا، کاربرد حلقه های قفل فاز به عنوان یکی از اجزای اساسی و پر کاربرد سیستم های مخابراتی افزایش یافته است. در میان انواع مختلف حلقه های قفل فاز، حلقه های قفل فاز باینری (bang-bang) به دلیل سرعت بالا، کابرد وسیعی در طراحی سنتزکننده های فرکانس، مدولاسیون فرکانس و مدارهای بازیابی اطلاعات و ساعت دارند. از اینرو تحلیل، طراحی و پیا...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه فردوسی مشهد - دانشکده فنی و مهندسی 1389

در این پایان نامه مسائلی که در مورد تحلیل pll وجود دارند بررسی شده و روش هایی برای تحلیل دقیق تر آن ارائه میشود. در تحلیل رفتار pll مدار آشکارساز فاز نقش بسیار مهمی دارد و برای پیش بینی درست رفتار pll نیاز به یک مدل دقیق برای آشکارساز فاز می باشد. در بسیاری از مراجع، آشکارساز فاز به صورت یک منبع ولتاژ وابسته مدل می شود اما از آنجا که پیاده سازی عملی آشکارساز با ترانزیستور انجام می شود، منبع ولت...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه ارومیه 1379

در این پایان نامه یک phase locked loop کاملا" مجتمع شده با نویز پایین با تکنولوژی cmos در استاندارد 0.5 میکرون طراحی گردیده. برای کاهش نویز تمامی بخشهای سنتزکننده فرکانس را بصورت دیفرانسیلی طرح می کنیم تا حساسیت سیستم نسبت به نویز تغذیه وبستر را به حداقل برسانیم هم چنین قسمتهای دیجیتالی بصورت استاتیک لاجیک طراحی گردیده اند تا نویز کمتری ایجاد نمایند. در این مدار بلوک اشکارساز فاز- فرکانس طوری ط...

ژورنال: :مهندسی برق و الکترونیک ایران 0
مریم معاضدی m. moazedi سید ادیب ابریشمی فر s. a. abrishamifar

چکیده: برای داشتن نرخ داده­ با پهنای­باند وسیع بین قطعات الکترونیکی نیاز به استفاده از تکنولوژی پیشرفتۀ مدیریت کلاک مانند حلقۀ قفل تأخیر (dll )می­باشد. با استفاده از dll می­توان هم­زمانی دقیقی بین سیگنال­های کلاک داخلی و خارجی ایجاد کرد. در این مقاله، یک dll مناسب برای سیستم های واسطۀ سرعت بالا در حافظه ها و i/oها با استفاد از ترکیب مدارهای دیجیتال و آنالوگ، طراحی و سپس با استفاده از نرم­افزار ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - موسسه آموزش عالی غیرانتفاعی و غیردولتی سجاد مشهد - دانشکده برق 1388

در این پایان نامه در فصل اول به بررسی حلقه قفل فاز پرداخته می شود. همچنین بدلیل اهمیت زیاد نوسان سازها در تولید نویز فاز در فصل دوم به بررسی ساختارهای متفاوت آن پرداخته می¬شود. فصل سوم در مورد پارامترهای نوسان ساز کنترل شده با ولتاژ صحبت می شود. نوسان سازهای مورد استفاده در صنعتrf بگونه ای طراحی می¬شوند که بتوانند حداکثر استفاده از پهنای باند را داشته باشند بنابراین در فصل چهارم به بررسی نوسان ...

نمودار تعداد نتایج جستجو در هر سال

با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید