نتایج جستجو برای: حلقه قفل شونده در فاز تمام دیجیتال

تعداد نتایج: 757498  

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی اصفهان - دانشکده برق و کامپیوتر 1393

حلقه قفل شده در فاز یکی از الگوریتم های پردازش سیگنال است که دارای کاربردهایی در زمینه های گوناگون مانند سیستم های مخابراتی، کنترل سیستم های قدرت و الکترونیک قدرت برای اهداف سنکرون سازی، آشکارسازی فاز و تخمین مولفه اصلی سیگنال ورودی می باشد. ساختار مرسوم حلقه قفل شده در فاز شامل سه بلوک آشکارساز فاز، فیلتر حلقه و نوسان ساز کنترل شده با ولتاژ است. نوسان ساز کنترل شده با ولتاژ یک سیگنال سینوسی تو...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه شهرکرد - دانشکده فنی 1392

در این پایان نامه طراحی یک حلقه ی قفل شونده در فاز برای کاربردهای فرکانس بالا در توان مصرفی پایین در نظر گرفته شده است. حلقه های قفل شونده در فاز تقریباً در تمام سیستم های مخابراتی استفاده می شوند. کاربردهای آن ها شامل بازیابی ساعت از سیگنال های دیجیتالی، مدولاسیون و دمدولاسیون، بازیابی سیگنال حامل از سیگنال های ماهواره ای و غیره می باشد. در مدار پیشنهادی با نوآوری در طراحی دو مدار آشکارساز فاز ...

ژورنال: :مهندسی برق و الکترونیک ایران 0
محمد غلامی حمید رحیم پور جمال قاسمی ایمان اسمعیلی پایین افراکتی

در این مقاله، یک راهکار جدید با استفاده از الگوریتم بهینه سازی گرادیان برای ساخت حلقه های قفل شده تاخیر ارائه شده است. از جمله ویژگی های برجسته این ساختار می توان به سرعت بالای قفل شدن و فرکانس بالای عملکرد مدار اشاره کرد. در این ساختار به جای بلوکهای آشکارساز فاز-فرکانس، پمپ بار و فیلتر حلقه از یک پردازنده استفاده شده است. در فرستنده های دیجیتال از یک پردازنده برای دیکد کردن، کد کردن، آشکارساز...

ژورنال: :هوش محاسباتی در مهندسی برق 0
سیدحمید ظهیری دانشگاه بیرجند زینب پورطاهری دانشگاه بیرجند

چکیده: کاربرد وسیع حلقه‏های قفل شونده فاز در انواع مدارهای مخابراتی و الکترونیکی و چند منظوره بودن این مدارها، سبب شده است که طراحی بهینه آن‏ها مورد توجه پژوهشگران قرار گیرد. بی تردید توان مصرفی پایین و تاخیر کمتر از مهم‏ترین اهدافی است که در طراحی حلقه‏های قفل شونده فاز به آن پرداخته می‏شود. در این تحقیق، فرآیند طراحی و بهینه‏سازی عملکرد حلقه های قفل شونده فاز در سطح مدارهای مجتمع، با استفاده ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی 1390

در این پایان نامه یک سنتزکننده فرکانسی از نوع حلقه قفل فاز کسری-n با فرکانس خروجی 2.4 ghz تا 2.5 ghz طراحی و شبیه سازی شده است. در این pll از مدولاتور دیجیتال دلتا-سیگما برای ایجاد عدد کسری استفاده شده است. پهنای باند pll برابر با 60 khzانتخاب شده است. با طراحی بهینه برای قسمت فرکانس بالای تقسیم کننده فرکانسی، مقدار توان مصرفی آن به 4.37 mw کاهش داده شده است. این تقسیم کننده می تواند فرکانس ورو...

پایان نامه :دانشگاه آزاد اسلامی - دانشگاه آزاد اسلامی واحد تهران مرکزی - دانشکده فنی 1393

ما در این پایان نامه طراحی، شبیه سازی و ساخت یک حلقه قفل فاز (pll) که فیلتر حلقه ان از نوع اکتیو می باشد و با نرم افزار ads شبیه سازی شده است ارائه کرده ایم. تولید یک سیگنال با ثبات و مقاوم در برابر عوامل خارجی در درون فرستنده ضروری می باشد در نتیجه می توان بوسیله ی سینتی سایزر فرکانس یک سیگنال با مشخصات ذکر شده تولید کرد. pll با ساختار فیلتر حلقه اکتیو که در واقع نوعی سینتی سایزر فرکانس می با...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه شهید باهنر کرمان - دانشکده برق و الکترونیک 1392

یکی از بلوک¬های پر کاربرد و مهم در حلقه¬های قفل فاز تمام دیجیتال، مبدل زمان به دیجیتال (tdc) می¬باشد، که با قابلیت تفکیک بالا به منظور مقایسه اختلاف فاز و فرکانس سیگنال مرجع و سیگنال خروجی اسیلاتور کنترل شونده با ولتاژ (dco) جایگزین آشکار ساز فاز و مدار پمپ شارژ شده است. مبدل زمان به دیجیتال با قابلیت تفکیک بالا، زمان مرده پائین و محدوده دینامیکی بالا، نقش مهمی در اندازه¬گیری فاصله زمانی سیگنال...

پایان نامه :دانشگاه آزاد اسلامی - دانشگاه آزاد اسلامی واحد تهران مرکزی - دانشکده مهندسی برق و الکترونیک 1391

در این پایان نامه یک مدار حلقه قفل تاخیر با دو لبه سنکرون شونده با سرعت قفل بالا، محدوده فرکانسی وسیع و ولتاژ تغذیه پایین شرح داده شده است که اغلب در پروسه های هم تراز کننده ساعت مورد استفاده قرار می گیرد. در این پروژه، دو معماری تقریبا مشابه پیشنهاد شده است. نتایج شبیه سازی با برنامه hspice بر پایه تکنولوژی های cmos ?m18/0 و ?m13/0 می باشد. معماری پیشنهادی اولیه، حلقه قفل تاخیر با دو لبه سنکر...

پایان نامه :موسسه آموزش عالی غیردولتی و غیرانتفاعی پویش قم - دانشکده برق 1393

امروزه بحث کنترل و مانیتورینگ سیستم یکی از مهترین بحث ها در شبکه ی قدرت می باشد که برای طراحی ادوات کنترلی به دانستن دقیق وضعیت شبکه ی قدرت نیازمندیم. با دانستن وضعیت شبکه در هر لحظه میتوان از تغییرات ولتاژ، جریان، فرکانس مطلع بود و میتوان با عملکردی مناسب از خارج شدن این پارامترها از حول نقطه ی کاری جلو گیری کرد. یکی از پارامترهایی که باید تشخیص داده شود فرکانس شبکه می باشد که در این پایان نام...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تهران 1379

در این پایان نامه یک دمدولاتور mfsk به روش تمام دیجیتال، برای گیرنده پی جو با ساتار سوپرهترودین طراحی، شبیه سازی و پیاده سازی شده است . سیگنال ورودی دمدولاتور، سیکنال فرکانس میانی دوم (445khz) می باشد که بصورت سخت شده و مربعی در آمده است (a/d یک بیتی). دمدولاتور از سه بخش ، آشکارساز فرکانس ، آشکارساز سمبل و مدار استخراج پالس ساعت سمبل تشکیل شده است . برای آشکارسازی فرکانس ، از روش اندازه گیری پ...

نمودار تعداد نتایج جستجو در هر سال

با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید