نام پژوهشگر: مجید نادری

بررسی شیوع موتاسیون trp187arg در ژن fxiiia در بیماران مبتلا به هموفیلی
thesis وزارت علوم، تحقیقات و فناوری - دانشگاه سیستان و بلوچستان - دانشکده علوم پایه 1392
  یاسمن گرمه ای   ابراهیم میری مقدم

فاکتور 13، آنزیم ضروری آخرین مرحله آبشار انعقادی است. اکثر اختلالات ارثی آن نتیجه جهش در ژن زیر واحد aمی باشد. شیوع این بیماری در جهان 1 در 2 میلیون نفر است. علیرغم نادر بودن، آمار بالای مراجعین با علائم کمبود فاکتور 13 در قومیت بلوچ در جنوب شرقی ایران، ما را بر آن داشت تا به مطالعه ای هدفمند برای بررسی علت مولکولی این اختلال بپردازیم. لذا این تحقیق به منظور بررسی جهش شایع trp187arg در ژن fxiiia که در پژوهش های قبلی به عنوان یکی از فاکتور های اصلی ابتلا به این بیماری مطرح شده بود، انجام شد. هدف: تعیین موتاسیون شایع در بیماران دچار کمبود فاکتور xiii در جنوب شرقی ایران روش کار: ابتدا نمونه خون 180بیمار تهیه و dnaآنها با روش salting out استخراج گردید. سپس جهش trp187arg در اگزون 4 زنجیره aبا روش tetra arms-pcrتوسط پرایمرهای اختصاصی غربالگری گردید. بیماران فاقد این جهش نیز از نظر وجود سایر جهش ها در اگزون 4 توسط سکانس ارزیابی شدند. نتایج: 174 بیمار، موتاسیون جایگزینی c به جایtو تغییر در رمز تریپتوفان به آرژینین را بصورت هموزیگوت داشتند. بحث: این جهش می تواند سبب افت شدید فعالیت آنزیم گردد. تاکنون پژوهشی درخصوص کمبود فاکتور xiii در این ابعاد وسیع در کشور انجام نشده بود و این بررسی جامع نشان داد جهشtrp187arg شایع ترین جهش و از عوامل اصلی ابتلا به نقص فاکتورxiii در جنوب شرقی ایران است. از طرفی همه بیماران ازقوم بلوچ بودند و رواج ازدواج های فامیلی بین افراد این قوم علت اصلی انتقال جهش است. لذا با توجه به نتایج این مطالعه شناسایی جهش اکثر جمعیت مورد نظر، مشاوره ژنتیک هدفمند و انجام روش های pnd بهترین روش پیشگیری از تولد فرزندان با اختلالات ارثی نقص فاکتور 13 در این جمعیت می باشد.

بهبود تخصیص منابع در شبکه های سلولی چند گامی
thesis وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران - دانشکده مهندسی برق 1387
  بهزاد کثیری مشهد   مجید نادری

شبکه های سلولی سال های زیادی است که مورد استفاده قرار گرفته اند و طیف متنوعی از سرویس ها و جابجایی با هزینه های پایین و کیفیت سرویس پایدار را فراهم می آورند. بنابراین این تکنولوژی نقش مهمی در فراهم کردن سرویس های مخابرات سیار ایفا می نماید. در این پایان نامه باارایه روش های جدید انتخاب رله برای رله کردن چندگامی خارج باند که ظرفیت این شبکه را افزایش می دهند در شبکه ای سلولی چندگامی روش مشترک انتخاب رله و تخصیص منابع پیشنهاد و براساس آن الگوریتم تخصیص توان نرخ ارایه شد. قابل ذکر است که سیستم مورد استفاده سیستم سلولی cdma است و هفت سلول و هفت ایستگاه پایه در نظر گرفته می شوند. سلول ها به صورت مستطیلی در نظر گرفته شده اند. سلول مرکزی شماره 1 و سلول های 2 تا 7 سلول های همسایه آن را شکل می دهند. ایستگاههای سیار نیز بطور یکنواخت و تصادفی درسطح سلول ها توزیع می شوند. همچنین از سرعت ایستگاه های سیار برای سادگی صرفنظر شده است.

طراحی و پیاده سازی پروتکلهای لایه اول و دوم واسطه q
thesis وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران 1378
  آناهید غریبیان   مجید نادری

در بلوک mcf برای برقراری ارتباطات بین واحدهای مدیریت محلی sdh و tmn از واسط q استفاده می شود. در این پروژه لایه های اول و دوم اینترفیس q طراحی و پیاده سازی شده اند. طراحی لایه پیوند داده بر اساس توصیه نامه itu_tq.921 انجام شده است که یک پروتکل اتصال گرایی را ارائه می دهد. وظایف این لایه عبارتند از ارائه سرویس به لایه شبکه یعنی ایجاد یک خط انتقال عاری از خطاهای انتقال برای این لایه و دریافت سرویس انتقال فریم ها توسط یک محیط فیزیکی از لایه فیزیکی. با استفاده از امکانات اتصال گرای لایه پیوند داده، برای ارسال فریم ها ابتدا اتصالی با مقصد ایجاد می شود. فریم ها ارسال می شوند و اعلام وصول آنها دریافت می شود و در صورت بروز اشکال انتقال، فریم ها دوباره ارسال می شود و در انتها بعد از ارسال تمام فریم ها و دریافت اعلام وصول آنها، اتصال ایجاد شده قطع می شود. با توجه به اینکه لایه سوم اینترفیس q یک پروتکل بی اتصال را ارائه می دهد، تمهیداتی بکار گرفته شده است تا لایه های دوم و سوم که اولی اتصال گرا و دومی بی اتصال است با هم سازگار شوند.

طراحی و ساخت کنترل کننده قابل برنامه نویسی plc (براساس ساختار pc)
thesis وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران 1379
  مهران ابدالی   مجید نادری

در این پروژه سیستم plc جدیدی براساس عملکرد تصویر (visual plc ) طراحی و پیاده سازی شده است که قادر است بسادگی جایگزین هر سیستم قدیمی گردد.

طراحی و ساخت دستگاه سنجش کیفیت جریان و ولتاژ برق
thesis وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران 1377
  نادیا حبیبی اره جانی   مجید نادری

مطالعه هارمونیها در سیستمهای قدرت از اهمیت زیادی برخوردار است . با گسترش و تنوع روشها، تجهیزات و بکارگیری تکنولوژی های جدید در این صنعت ، هر شاهد تغییرات وسیع کیفی هستیم. با در نظر گرفتن شرایط استاندارد، انجام مطالعات هارمونیکی و اندازه گیری هارمونیکها در وسایل قدرت و شبکه های توزیع اطراف آنها ضروری است . بنابراین در این رساله طراحی و ساخت دستگاه سنجش کیفیت نیروی برق مورد بررسی قرار گرفته است ، با استفاده از این دستگاه تا هارمونی پنجاه برق شهر را می توان پردازش و مورد مطالعه قرار داد. این دستگاه با اتصال به شبکه با در نظر گرفتن دامنه های تعریف شده توسط استاندارد برای ورودیها، ابتدا آنها را بقدر کافی تضعیف می نماید تا قابل اعمال به فیلترها و مدارات نمونه گیر باشد. از آنجاییکه هارمونی اصلی در مقایسه با سایر هارمونیکها بسیار بزرگ است ، برای استفاده از حداکثر ناحیه عملکرد مبدل آنالوگ به دیجیتال و کمینه کردن خطای کوانتیزاسیون، لازم است تضیف گردد. سپس جهت جلوگیری از هارمونیهای برگشتی و حذف اثر همپوشانی طیفی از فیلتر ضد تداخل استفاده شده است . پس از فیلتر کردن، سیگنالها برای نمونه گیری آماده می شوند، فرکانس نمونه برداری بصورت سنکرون با سیگنال ورودی از طریق مدار pll تعیین می شود، سپس نمونه ها کوانتیزه شده و از طریق مدارات interface به برد اصلی کامپیوتر ارسال می شود. در این مرحله با انجام تبدیل سریع فوریه از نمونه ها، طیف فرکانسی سیگنال مشخص می شود.

مدلسازی و طراحی ساختاری سیستم های پردازش موازی کلاستربندی شده چندطبقه
thesis وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران 1377
  هادی شهریار شاه حسینی   مجید نادری

در این رساله یک ساختار جدید برای سیستمهای پردازش موازی عظیم پیشنهاد و سپس تحلیل شده است . در ساختار پیشنهادی پردازنده ها در کلاسترهائی در چند طبقه سازماندهی شده اند و بهمین دلیل آن را ساختار کلاستربندی شده چندطبقه نامیده ایم. ساختار مذکور به دو صورت افقی و عمودی قابل گسترش است و در حالتهای خاص بسیاری از سیستمهای پردازش موازی قبلی را در برمی گیرد. مزایای سیستمهائی که براساس این ساختار طراحی شوند، قدرت پردازش بیشتر به ازای امکانات ثابت بدلیل کمتر بودن تاخیر پردازنده ها، سادگی گسترش سیستم و سادگی سرویس دهی بعدی به استفاده کنندگان سیستم می باشد. برای تحلیل این ساختار از تئوری صف و شبکه صفوف جکسن استفاده گردیده است . هدف از این مدلسازی تحلیلی، محاسبه ملاکهای ارزیابی سیستم مانند زمان انتظار پردازنده ها، میزان بکارگیری حافظه ها و شبکه های ارتباطی و نهایتا قدرت پردازش کل سیستم است .این تحلیل برای سیستمهای مبتنی بر اشتراک متغییرها و سیستمهای مبتنی بر انتقال پیام بصورت جداگانه ارائه گردیده است . نکات جدید و قابل توجه در این مدل تحلیلی بکارگیری روابط شبکه باز جکسن برای تحلیل یک سیستم بسته و حل معادلات شبکه صفوف بصورت زنجیری می باشد. هر دو مورد یعنی استفاده از روابط شبکه باز و حل زنجیری معادلات ، برای کاهش حجم محاسبات تحلیل است ، چون در غیر اینصورت بدلیل تعداد زیاد واحدها با بزرگ شدن سیستم، حل آن به روشهای معمول غیرممکن می گردد. براساس تحلیل انجام شده و نتایج بدست آمده، نرم افزاری برای طراحی سیستمهای پردازش موازی کلاستربندی شده چند طبقه نوشته شده است . در انتهای رساله چگونگی طراحی ساختاری سیستم و استفاده از نتایج این تحقیقات ، با طراحی یک سیستم با قدرت 2tips توضیح داده شده و سپس طرح ارائه شده با سریعترین سوپرکامپیوتر جهان در سال 1998 میلادی مقایسه گردیده است . بعنوان نتیجه این تحقیقات ، یک ابزار کارآمد برای طراحی سیستمهای جدید و ارزیابی سیستمهای موجود فراهم آمده است ، و از آنجائیکه ساختار پیشنهاد شده بسادگی و با کمترین سربار قابل گسترش است ، می تواند در طراحی سیستمهای پردازش موازی عظیم بطور موثری مورد استفاده قرار گیرد.

طراحی و ساخت سیستم سخت افزاری امولاتور درون مداری میکروکنترولر 80c196kb
thesis وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران 1377
  علی شهزادی   مجید نادری

در این پایان نامه مراحل طراحی و ساخت امولاتور درون مداری میکروکنترلر شانزده بیتی 80196kb بررسی شده است . امولاتور درون مداری وسیله ای است که دارای قابلیتهای مناسب برای عیب یابی و اشکال زدایی سیستم های میکروکنترلری، اعم از اشکالات سخت افزاری و یا نرم افزاری می باشد. امولاتور ساخته شده از یک طرف ، به وسیله خط سریال با کامپیوتر ارتباط برقرار کرده و از طرف دیگر توسط یک کابل 68 رشته که به یک سوکت منتهی شده است ، جایگزین میکرو کنترلر سیستم تحت آزمایش می شود. به این ترتیب ، امولاتور فرامین کنترلی و نیز برنامه کاربر را از کامپیوتر دریافت کرده و اجرا می کند. تبادل داده ها بین کامپیوتر و سیستم تحت آزمایش نیز، از طریق امولاتور امکان پذیر می شود. اجرای دستور به دستور برنامه، ایجاد توقف ، اجرای برنامه تا موقعیت فعلی مکان نما، اجرای یک مرحله ای زیر برنامه ها، دسترسی و یا تغییر محتویات رجیسترها و پورتها و فضاهای حافظه و اجرای بلادرنگ برنامه، از جمله قابلیتهای این امولاتور هستند. یکی از دیگر قابلیتهای قابل توجه این امولاتور، بخش حافظه جانشین است که می تواند جایگزین حافظه موجود در سیستم تحت آزمایش شود. با استفاده از این قابلیت ، می توان برنامه مورد تست را در حافظه جانشین قرار داد و سیستم تحت آزمایش را بدون حافظه، تست کرد. در نهایت ، بعد از اصلاح و گرفتن نتیجه مطلوب ، برنامه نهایی در کی حافظه فقط خواندنی برنامه ریزی شده و در سیستم کاربر، قرار می گیرد.

طراحی مدار مجتمع خروجی یک سیستم اتوماسیون صنعتی با استفاده از تکنولوژی cmos
thesis وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران 1377
  جمال غلامی آهنگران   مجید نادری

هدف از اجرای این پروژه، طراحی پورت خروجی سیستم های اتوماسیون صنعتی بصورت مجتمع است . با توجه به عملکرد سیستم، از طبقات مختلفی چون latch، مبدل دیجیتال با انالوگ ، دیکودر و بافر خروجی بهره بردیم. در طراحی مبدلهای دیجیتال به انالوگ در سیستمهای اتوماسیون، تا حد امکان سعی نموده ایم تا سرعت عملکرد آن بالا باشد چرا که در صورت تهیه مبدلهای با سرعتهای بالا، می توان از آنها جهت سرویس دادن به چندین کانال خروجی بهره گرفت و همین امر باعث میگردد علاوه بر کاهش توان مصرفی، سطح اشتغال شده در مورد نیاز کمتری را نیز به خود اختصاص دهد و در صورت بکارگیری مبدلها، در یک کانال خروجی، سیستم اتوماسیون را قادر خواهد کرد تا پروسه های صنعتی بسیار سریع را نیز تحت کنترل در آورد از اینرو در طراحی مبدل دیجیتال به انالوگ ، از تکنیک مد جریان بهره بردیم. مدار هر یک از طبقات فوق پس از طراحی، با استفاده از مشخصات عناصر ساخته شده در تکنولوژی 1.5 میکرون استاندارد es2 و توسط نرم افزار پی اسپایس مورد بررسی و تجریه و تحلیل قرار گرفت و بهترین مداری که جوابگوی نیازهای آن طبقه باشد انتخاب گردید سپس اقدام به تهیه جانمائی کلیه طبقات با استفاده از نرم افزار ledit نمودیم. فضای اشغال شده واحدهای مختلفی چون d فلیپ فلاپ 87 x66 ، دیکودر 130 x153 2x4، بافر خروجی 324 x122 و جریان مرجع 172 x72 حاصل گردیده است . پورت خروجی طراحی شده با بهره گیری از یک مبدل دیجیتال به انالوگ 8 بیتی و تغذیه +-5 ولت ، دارای فرکانس عملکرد 5 مگاهرتز و توان مصرفی 29.3 میلی وات می باشد، و حساسیت حرارتی جریان مرجع، بسیار پائین و در حدود 0.005 a/c و زمان نشست جهت ورودی مقایس کامل، 700 نانو ثانیه حاصل گردیده است . محدوده تغییرات خروجی از صفر تا ولت می باشد قابل ذکر است شبیه سازی نهایی سیستم، با استفاده از فایلهای پی اسپایس استخراج شده از نرم افزارم ledit ، صورت پذیرفته است .

طراحی و ساخت سیستم جمع آوری اطلاعات از ترموکوپل
thesis وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران 1378
  نادر زابلستانی   جواد ازهری

در موارد استفاده صنعتی از سیستم های das مربوط به اندازه گیری با استفاده از ترموکوپلها، عموما از ریز پردازنده های مستقل یا میکروکنترلر استفاده می گردد. از آنجا که توان عملیاتی (mips) این گونه ریز پردازنده ها بسیار کم است ، ایجاد روالهای نرم افزاری که بتواند کار جمع آوری داده و نیز خطی سازی منحنی ترموکوپل داده شده را با این توان عملیاتی کم انجام دهد از اهمیت خاصی برخوردار است . استفاده از کامپیوترهای با mips زیادی دارد و همچنین کامپیوترهای قدرتمند برای کارهای عمومی تخصیص داده شده اند و لزوما از پایداری لازم برای اجرای عملیات جمع آوری داده برخوردار نیستند. علاوه بر آن طراحی بر مبنای ریز پردازنده ها موجب می گردد که سیستمی با قابلیت اطمینان مورد نیاز در کار صنعتی را بتوان بسادگی ایجاد کرد، که در آن سخت افزار و نرم افزار بهینه است . همچنین با دردست داشتن مشخصات واقعی هریک از اجزای آن می توان قابلیت اطمینان سیستم را تا حد دلخواه بالا برد. تهیه نرم افزاری با mips کم که کد آن به بهترین نحو بهینه شده است و تمامی موارد عملیات قابل انتظار در آن پیش بینی گردیده و حالتهای ناخواسته در آن شناسایی شده از اهم موارد کار بوده و باید در طراحی سیستم مورد توجه قرار گیرد. در پروژه حاضر سیستمی با استفاده از اصول پیش گفته تشریح شده است . این سیستم با استفاده از ریز پردازنده 8051 و برای چهارکانال ورودی آنالوگ طراحی و ساخته شد. برای افزایش کارآیی سیستم، طراحی بگونه ای انجام شده است که بتوان به هر کدام از کانالهای ورودی یکی از 16 نوع ترموکوپل رایج را متصل کرد. مقادیر دمای منتسب به هر کانال پس از پردازش محلی روی نمایشگر نشان داده شده و نیز می تواند به کامپیوتر مرکزی ارسال شود. نوع خطی سازی منحنی مشخصه ترموکوپلها بصورت تکه ای-خطی و بر اساس جدول های ثابت با دقت معین پیاده سازی شده است .

طراحی سیستم نرم افزاری امولاتور درون مداری میکروکنترلر 80c196kb
thesis وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران 1377
  حامد نورحسینی   مجید نادری

امولاتور دورن مداری وسیله ای است که دارای قابلیت های مناسبی جهت عیب یابی و اشکال زدایی نرم افزاری و سخت افزاری سیستم های ریزپردازنده ای می باشد. از امولاتور دورن مداری جهت حایگزینی پردازنده، حافظه و i/oها در یک سیستم تحت طراحی و یا پردازنده بعلاوه حافظه، با پردازنده اصلی استفاده می شود. در این پایان نامه مراحل طراحی و تولید سیستم نرم افزاری امولاتوری دورن مداری میکروکنترلر 16-8 بیتی 80c196kb از شرکت اینتل بررسی و تشریح شده است . امولاتور مورد نظر از طریق پورت سریال با کامپیوتر میزبان ارتباط برقرار کرده و توسط یک کابل 68 رشته ای جایگزین واحدهای واحدهای سیستم تحت طراحی می شود. به این ترتیب نرم افزار سیستم تحت آزمون روی کامپیوتر میزبان تولید شده و پس از ویرایش ، جهت اجرا و اشکال زدایی به امولاتور ارسال می شود. پس از آن امکان اجرای برنامه بصورت بلادرنگ و تک دستوری، تعریف نقطه توقف ، دسترسی و نمایش رجیسترهای داخلی برای کاربر فراهم خواهد بود. نرم افزار تهیه شده قابل نصب و راه اندازی روی سیستم عامل windows 95 می باشد. برخی از امکانات آن شامل ایجاد یک محیط یکپارچه جهت تولید برنامه اصلی، ویرایش برنامه، تولید کد اجرایی، امکانات کامل اشکال زدایی و راهنمای استفاده از نرم افزار می باشند.

طراحی یک سوئیچ آربیتر سریع
thesis وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران 1378
  ولی طالب زاده   مجید نادری

آربیتر وسیله ایست که امکان استفاده مشترک از یک منبع را فراهم می سازد. یک آربیتر ایده آل، بیاد در نهایت تمامی درخواستها را بپذیرد، ترتیب ایجاد درخواستها را رعایت کند و به درخواستها در کمترین زمان ممکن پاسخ دهد. سوئیچ آربیتر ناک اوت، که تغییر یافته سوئیچ ناکاوت معمولی است، دارای کمترین تاخیر بین سوئیچهای ‏‎atm‎‏ است و اتلاف سلول پایینی را فراهم می کند. این سوئیچ ذاتا غیرقابل انسداداست و مسیریابی در آن بصورت خودکار می باشد. در این پایان نامه مشخصات و چگونگی عملکرد سوئیچ آربیتر ناک اوت بررسی و توسط نرم افزار ‏‎snap‎‏ شبیه سازی شده است. نتایج این بررسی نشان می دهد که سوئیچ آربیتر ناک اوت احتمال اتلاف سلول کمتر از 10-10 را ایجاد می کند. این سوئیچ براحتی قابل گسترش به ابعاد بزرگتر است و ساختار ساده ای دارد. همچنین قابلیت برقراری اتصال یک به چند را داراست، مشکل این سوئیچ رشد پیچیدگی سوئیچ با توان دوم ابعاد می باشد.

طراحی یک الگوریتم رمزگذاری و رمزگشایی و پیاده سازی آن بر روی فایلهای متنی ‏‎ms word‎‏
thesis وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران 1381
  نصور باقری   مجید نادری

اینترنت به عنوان یک تکنولوژی یا وسیله قابل اطمینان برای تجارت و ارتباطات ، رمزنگاری را به عنوان یک جز ضروری سیستمهای مدرن اطلاعاتی درآورده است. رمزنگاری ابزار لازم برای رسیدن به دقت ، اطمینان، اعتماد و حفاظت در ارتباطات را فراهم می سازد. هر چه تقاضا برای پهنای باند قابل اطمینان افزایش می یابد. برای حصول به یک کارایی مناسب و امن در سیستم ارتباطی، یک رمزنگاری کارا و مطمئن برای تضمین اعتبار و امنیت ارتباطات لازم می شود و امروزه این امر به شدت مورد توجه قرار گرفته است.به منظور برآورده ساختن این نیاز، در این پروژه یک الگوریتم رمز از نوع متقارن طراحی و پیاده سازی شده است. این الگوریتم دارای 16 چرخه است و بعد از چرخه 5 هر بیت از متن رمزشونده به تمام بیتهای مجموعه ورودی وابسته می شود. این الگوریتم یک بلوک داده 128 بیتی را به عنوان ورودی پذیرفته و تبدیل به یک بلوک 128 بیتی در خروجی می نماید.

طراحی و شبیه سازی یک پردازنده آرایه سیستولیک جهت کاهش خطای تخمین موقعیت هدف در رادار
thesis وزارت علوم، تحقیقات و فناوری - دانشگاه علم و صنعت ایران 1381
  محمد ریوف فرجی   مجید نادری

امروزه تعیین دقیق موقعیت هدف و ردگیری آن در رادار از اهمیت زیادی برخوردار است.اکثر رادارهای مدرن بایستی این قابلیت را داشته باشند که از روی موقعیت های اندازه گیری شده اولیه، موقعیتهای بعدی هدف را برای لحظات زمانی آینده تخمین زده و پیشگویی نمایند. از طرفی دیگر، تخمین بهینه موقعیت هدف نیازمند حل دقیق معادلات تخمین حالت هدف است. در این پروژه طراحی و معماری یک پردازنده آرایه سیستولیک و شبیه سازی آن با زمان توصیف سخت افزار ‏‎vhdl‎‏ ارائه شده است، بطوریکه این پردازنده قادر است معادلات تخمین حالت حداقل مربعات ‏‎lse‎‏ هدف را با استفاده از الگوریتم انتقال اورتونرمال ‏‎givens‎‏ ، با حداکثر دقت و در حداقل زمان ممکن حل نماید.