طراحی یک مدار نمونه‌بردار و نگه‌دار با دقت 12-Bit جهت نرخ داده 200MS/s

Authors

Abstract:

در این مقاله، یک مدار نمونه بردار و نگه دار تمام تفاضلی با دقت 12 بیت برای نرخ داده  200 Ms/sارائه گردیده است. در مدار پیشنهادی این مقاله به منظور افزایش خاصیت خطی و همچنین افزایش میزان ولتاژ عملکرد، ازسوئیچ های بوت استرپ جهت نمونه برداری از سیگنال ورودی استفاده گردیده است. همچنین به منظور جلوگیری از اثر بارگذاری طبقات بعدی بر روی مدار پیشنهادی از یک بافر خروجی با بهره قابل تنظیم جهت افزایش خاصیت خطی استفاده گردیده است. عملکرد مدار پیشنهادی توسط نرم افزار Hspice با استفاده از تکنولوژی CMOS-0.35um مورد شبیه‌سازی قرار گرفته است که نتایج شبیه‌سازی، عملکرد مناسب مدار را جهت نرخ داده 200Ms/s با دقت 12 بیت در خروجی تصدیق می‌کند.

Upgrade to premium to download articles

Sign up to access the full text

Already have an account?login

similar resources

طراحی یک مدار نمونه بردار و نگه دار با دقت 12-bit جهت نرخ داده 200ms/s

در این مقاله، یک مدار نمونه بردار و نگه دار تمام تفاضلی با دقت 12 بیت برای نرخ داده  200 ms/sارائه گردیده است. در مدار پیشنهادی این مقاله به منظور افزایش خاصیت خطی و همچنین افزایش میزان ولتاژ عملکرد، ازسوئیچ های بوت استرپ جهت نمونه برداری از سیگنال ورودی استفاده گردیده است. همچنین به منظور جلوگیری از اثر بارگذاری طبقات بعدی بر روی مدار پیشنهادی از یک بافر خروجی با بهره قابل تنظیم جهت افزایش خاص...

full text

طراحی یک مدار نمونه بردار و نگه دار با دقت ۱۲-bit جهت نرخ داده ۲۰۰ms/s

در این مقاله، یک مدار نمونه بردار و نگه دار تمام تفاضلی با دقت 12 بیت برای نرخ داده  200 ms/sارائه گردیده است. در مدار پیشنهادی این مقاله به منظور افزایش خاصیت خطی و همچنین افزایش میزان ولتاژ عملکرد، ازسوئیچ های بوت استرپ جهت نمونه برداری از سیگنال ورودی استفاده گردیده است. همچنین به منظور جلوگیری از اثر بارگذاری طبقات بعدی بر روی مدار پیشنهادی از یک بافر خروجی با بهره قابل تنظیم جهت افزایش خاص...

full text

طراحی و شبیه‌سازی یک مدار نمونه‌بردار و نگه‌دار جدید با دقت 12 بیت و نرخ نمونه‌برداری یک GS/s با استفاده از تکنیک نمونه‌برداری دوگانه

در این مقاله، یک مدار جدید نمونه‌بردار و نگه‌دار Sample and Hold (S&H) با دقت 12-bit و نرخ نمونه‌برداری 1 GS/s با استفاده از تکنیک نمونه‌برداری دوگانه پیشنهاد شده است. تکنیک نمونه‌برداری دوگانه این امکان را فراهم آورده است که مدار همیشه در فاز نگه‌داری عمل نماید که خود منجر به افزایش سرعت کل سیستم در مبدل‌های داده می‌شود. به‌منظور کاهش خطاهای ناشی از غیرخطی بودن سوئیچ‌های ورودی، از سوئیچ‌های ان...

full text

طراحی و شبیه‌سازی یک مدار نمونه‌بردار و نگه‌دار جدید با دقت 12 بیت و نرخ نمونه‌برداری یک GS/s با استفاده از تکنیک نمونه‌برداری دوگانه

در این مقاله، یک مدار جدید نمونه‌بردار و نگه‌دار Sample and Hold (S&H) با دقت 12-bit و نرخ نمونه‌برداری 1 GS/s با استفاده از تکنیک نمونه‌برداری دوگانه پیشنهاد شده است. تکنیک نمونه‌برداری دوگانه این امکان را فراهم آورده است که مدار همیشه در فاز نگه‌داری عمل نماید که خود منجر به افزایش سرعت کل سیستم در مبدل‌های داده می‌شود. به‌منظور کاهش خطاهای ناشی از غیرخطی بودن سوئیچ‌های ورودی، از سوئیچ‌های ان...

full text

My Resources

Save resource for easier access later

Save to my library Already added to my library

{@ msg_add @}


Journal title

volume 5  issue 18

pages  53- 60

publication date 2014-09-01

By following a journal you will be notified via email when a new issue of this journal is published.

Hosted on Doprax cloud platform doprax.com

copyright © 2015-2023